0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何加強(qiáng)PCB設(shè)計(jì)的防干擾

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2019-12-26 17:32 ? 次閱讀

要使電子電路獲得最佳性能,元器電路板是電子產(chǎn)品中電路元件和器件的支撐件。即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會(huì)對(duì)電子產(chǎn)品的可靠性產(chǎn)生不利影響。在設(shè)計(jì)印制電路板的時(shí)候,應(yīng)注意采用正確的方法,遵守PCB設(shè)計(jì)的一般原則,并應(yīng)符合抗干擾設(shè)計(jì)的要求件的布局及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計(jì)質(zhì)量好、造價(jià)低的PCB,應(yīng)遵循以下的一般性原則:

布局

首先,要考慮PCB尺寸大小。PCB尺寸過大時(shí),印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后,再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對(duì)電路的全部元器件進(jìn)行布局。

在確定特殊元件的位置時(shí)要遵守以下原則:

1*盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。

2*某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。

3*重量超過15g的元器件,應(yīng)當(dāng)用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應(yīng)裝在整機(jī)的機(jī)箱底板上,且應(yīng)考慮散熱問題。熱敏元件應(yīng)遠(yuǎn)離發(fā)熱元件。

4*對(duì)于電位器、可調(diào)電感線圈、可變電容器、微動(dòng)開關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求。若是機(jī)內(nèi)調(diào)節(jié),應(yīng)放在印制板上方便調(diào)節(jié)的地方;若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng)。

5*應(yīng)留出印制板定位孔及固定支架所占用的位置。

對(duì)電路的元器件進(jìn)行PCB布局時(shí),要符合抗干擾設(shè)計(jì)的要求:

1*按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。

2*以每個(gè)功能電路的核心元件為中心,圍繞它來進(jìn)行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上。盡量減少和縮短各元器件之間的引線和連接。

3*在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀,而且裝焊容易,易于批量生產(chǎn)。

4*位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長寬雙為3:2或4:3。電路板面尺寸大于200×150mm時(shí),應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4323

    文章

    23130

    瀏覽量

    398836
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43107
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電磁干擾PCB設(shè)計(jì)方法

    電磁干擾PCB設(shè)計(jì)方法 電磁干擾(Electromagnetic InteRFerence),簡稱EMI,有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)
    發(fā)表于 04-07 22:13 ?992次閱讀

    PCB設(shè)計(jì):降低噪聲與電磁干擾的24個(gè)竅門

    電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹
    發(fā)表于 05-05 10:28 ?2504次閱讀

    [轉(zhuǎn)載] 如何在PCB設(shè)計(jì)加強(qiáng)干擾能力

    的密度越來越高。PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大。實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會(huì)對(duì)電子產(chǎn)品的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會(huì)形成信號(hào)波形
    發(fā)表于 02-27 09:38

    【eda經(jīng)驗(yàn)分享】 怎樣在PCB設(shè)計(jì)加強(qiáng)干擾能力

    ,遵守PCB設(shè)計(jì)的一般原則,并應(yīng)符合抗干擾設(shè)計(jì)的要求件的布局及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計(jì)質(zhì)量好、造價(jià)低的PCB,應(yīng)遵循以下的一般性原則:布局:首先,要考慮PCB尺寸大小。
    發(fā)表于 12-04 16:19

    怎樣在PCB設(shè)計(jì)加強(qiáng)干擾能力

    PCB設(shè)計(jì)的一般原則,并應(yīng)符合抗干擾PCB設(shè)計(jì)的要求。 要使電子電路獲得最佳性能,元器件的布局及導(dǎo)線的布設(shè)是很重要的。為了PCB設(shè)計(jì)質(zhì)量好、造價(jià)低的
    發(fā)表于 05-22 14:13

    PCB設(shè)計(jì)中的電磁干擾問題,如何抑制干擾?

    PCB設(shè)計(jì)中的電磁干擾問題PCB干擾抑制步驟
    發(fā)表于 04-25 06:51

    如何優(yōu)化PCB干擾設(shè)計(jì)

    如何優(yōu)化PCB干擾設(shè)計(jì) 印制電路板的設(shè)計(jì)質(zhì)量不僅直接影響到電子產(chǎn)品的可靠性,還關(guān)系到產(chǎn)品的
    發(fā)表于 04-07 22:16 ?1100次閱讀

    線路板pcb設(shè)計(jì)過程抗干擾設(shè)計(jì)規(guī)則原理

    線路板pcb設(shè)計(jì)過程抗干擾設(shè)計(jì)規(guī)則原理。
    發(fā)表于 03-29 15:11 ?21次下載

    降低噪聲與電磁干擾PCB設(shè)計(jì)24個(gè)竅門

    電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹
    發(fā)表于 11-03 10:15 ?2110次閱讀

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策,如題。
    發(fā)表于 12-16 22:07 ?0次下載

    如何防止高速PCB設(shè)計(jì)布線系統(tǒng)受干擾

    高速PCB設(shè)計(jì)布線系統(tǒng)的傳輸速率在穩(wěn)步加快的同時(shí)也帶來了某種干擾的脆弱性,這是因?yàn)閭鬏斝畔⒌念l率越高,信號(hào)的敏感性增加,同時(shí)它們的能量越來越弱,此時(shí)的布線系統(tǒng)就越容易受干擾。
    的頭像 發(fā)表于 01-24 15:44 ?3621次閱讀

    PCB設(shè)計(jì)有哪些干擾因素以及如何抗干擾

    在電子系統(tǒng)PCB設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在PCB設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。
    的頭像 發(fā)表于 12-25 17:37 ?3809次閱讀

    降低PCB設(shè)計(jì)中噪聲與電磁干擾24條

    降低PCB設(shè)計(jì)中噪聲與電磁干擾24條
    的頭像 發(fā)表于 07-04 16:57 ?637次閱讀

    線路板PCB設(shè)計(jì)過程抗干擾設(shè)計(jì)規(guī)則原理

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連接。隨著電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大。因此,在進(jìn)行PC
    發(fā)表于 08-02 14:33 ?736次閱讀

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策 .zip

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策
    發(fā)表于 12-30 09:22 ?49次下載