0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb常見阻抗匹配的方式

PCB線路板打樣 ? 來源: 云創(chuàng)硬見 ? 作者: 云創(chuàng)硬見 ? 2020-04-26 17:01 ? 次閱讀

阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速PCB設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號的質(zhì)量優(yōu)劣。

PCB走線什么時(shí)候需要做阻抗匹配?

不主要看頻率,而關(guān)鍵是看信號的邊沿陡峭程度,即信號的上升/下降時(shí)間,一般認(rèn)為如果信號的上升/下降時(shí)間(按10%~90%計(jì))小于6倍導(dǎo)線延時(shí),就是高速信號,必須注意阻抗匹配的問題。導(dǎo)線延時(shí)一般取值為150ps/inch。

特征阻抗

信號沿傳輸線傳播過程當(dāng)中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。由于在整個(gè)傳輸線上阻抗維持恒定不變,我們給出一個(gè)特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號沿傳輸線傳播時(shí),信號看到的瞬間阻抗的值。特征阻抗與PCB導(dǎo)線所在的板層、PCB所用的材質(zhì)(介電常數(shù))、走線寬度、導(dǎo)線與平面的距離等因素有關(guān),與走線長度無關(guān)。特征阻抗可以使用軟件計(jì)算。高速PCB布線中,一般把數(shù)字信號的走線阻抗設(shè)計(jì)為50歐姆,這是個(gè)大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線(差分)為100歐姆。

常見阻抗匹配的方式

1、串聯(lián)終端匹配

在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個(gè)電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來的信號發(fā)生再次反射。

匹配電阻選擇原則:匹配電阻值與驅(qū)動(dòng)器的輸出阻抗之和等于傳輸線的特征阻抗。常見的CMOS和TTL驅(qū)動(dòng)器,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓?fù)浣Y(jié)構(gòu)的信號網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。

串聯(lián)匹配是最常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會給驅(qū)動(dòng)器帶來額外的直流負(fù)載,也不會在信號和地之間引入額外的阻抗,而且只需要一個(gè)電阻元件。常見應(yīng)用:一般的CMOS、TTL電路的阻抗匹配。USB信號也采樣這種方法做阻抗匹配。

2、并聯(lián)終端匹配

在信號源端阻抗很小的情況下,通過增加并聯(lián)電阻使負(fù)載端輸入阻抗與傳輸線的特征阻抗相匹配,達(dá)到消除負(fù)載端反射的目的。實(shí)現(xiàn)形式分為單電阻和雙電阻兩種形式。

匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對單電阻形式來說,負(fù)載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等;對雙電阻形式來說,每個(gè)并聯(lián)電阻值為傳輸線特征阻抗的兩倍。

并聯(lián)終端匹配優(yōu)點(diǎn)是簡單易行,顯而易見的缺點(diǎn)是會帶來直流功耗:單電阻方式的直流功耗與信號的占空比緊密相關(guān);雙電阻方式則無論信號是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。

常見應(yīng)用:以高速信號應(yīng)用較多。

(1)DDR、DDR2等SSTL驅(qū)動(dòng)器。采用單電阻形式,并聯(lián)到VTT(一般為IOVDD的一半)。其中DDR2數(shù)據(jù)信號的并聯(lián)匹配電阻是內(nèi)置在芯片中的。

(2)TMDS等高速串行數(shù)據(jù)接口。采用單電阻形式,在接收設(shè)備端并聯(lián)到IOVDD,單端阻抗為50歐姆(差分對間為100歐姆)。

責(zé)任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23105

    瀏覽量

    398131
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43056
收藏 人收藏

    評論

    相關(guān)推薦

    Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)

    本文要點(diǎn) 天線的阻抗匹配技術(shù)旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強(qiáng)烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?647次閱讀
    Cadence技術(shù)解讀 天線的<b class='flag-5'>阻抗匹配</b>技術(shù)

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配
    發(fā)表于 12-06 06:50

    阻抗匹配計(jì)算和差分走線設(shè)置

    ad,cadense 阻抗匹配計(jì)算和差分走線設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    為什么要阻抗匹配?

    電子行業(yè)的工程師經(jīng)常會遇到阻抗匹配問題。什么是阻抗匹配?為什么要進(jìn)行阻抗匹配?本文帶您一探究竟!什么是阻抗在電學(xué)中,常把對電路中電流所起的阻礙作用叫做
    的頭像 發(fā)表于 07-10 08:25 ?1319次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?

    PCB阻抗匹配過孔的多個(gè)因素你知道哪些?

    在高速PCB設(shè)計(jì)中,阻抗匹配是至關(guān)重要的。過孔作為連接不同層信號的關(guān)鍵元素,也需要進(jìn)行阻抗匹配以確保信號的完整性。捷多邦小編今天就與大家聊聊PCB
    的頭像 發(fā)表于 07-04 17:39 ?1382次閱讀

    電路的阻抗如何匹配

    。這在射頻電路和高速數(shù)字電路設(shè)計(jì)中非常關(guān)鍵。以下是實(shí)現(xiàn)阻抗匹配的一些基本方法:1.傳輸線匹配:保證傳輸線的特性阻抗與源和負(fù)載阻抗匹配。例如
    的頭像 發(fā)表于 06-28 08:29 ?2292次閱讀
    電路的<b class='flag-5'>阻抗</b>如何<b class='flag-5'>匹配</b>

    阻抗匹配有煩惱?來嘮一嘮~

    一、 阻抗匹配電路的作用 二、 阻抗匹配的理想模型 三、 電感電容的高頻特性 四、 Smith圓圖在RF匹配電路調(diào)試中的應(yīng)用 五、 RF匹配電路調(diào)試的注意事項(xiàng) 六、 小結(jié) 一、
    的頭像 發(fā)表于 06-11 14:15 ?572次閱讀
    <b class='flag-5'>阻抗匹配</b>有煩惱?來嘮一嘮~

    什么是阻抗?為什么要做阻抗匹配

    和容抗正好相等,整體上呈現(xiàn)純電阻。如果感抗大于容抗,整體上則呈現(xiàn)感性,反之呈現(xiàn)容性。 2、為什么要做阻抗匹配 根據(jù)我們要達(dá)到的不同目的,阻抗匹配也可以有不同的理解。比如說一個(gè)直流或低頻信號源,通過導(dǎo)線
    發(fā)表于 06-04 06:46

    輸入阻抗、輸出阻抗、阻抗匹配到底是個(gè)啥?

    輸出功率,請看后面的“阻抗匹配”)。同樣的,一個(gè)理想的電流源,輸出阻抗應(yīng)該是無窮大,但實(shí)際的電路是不可能的。3、阻抗匹配 阻抗匹配是指信號源或者傳輸線跟負(fù)載之間的一種合適的搭配
    發(fā)表于 06-01 08:08

    高速差分信號阻抗匹配詳解

    在高速數(shù)據(jù)傳輸系統(tǒng)中,差分信號作為一種常見的信號傳輸方式,具有抗噪聲能力強(qiáng)、傳輸距離遠(yuǎn)等優(yōu)點(diǎn)。然而,差分信號的傳輸質(zhì)量受到諸多因素的影響,其中阻抗匹配是確保信號穩(wěn)定傳輸?shù)年P(guān)鍵因素之一。本文將詳細(xì)探討高速差分信號
    的頭像 發(fā)表于 05-16 16:32 ?2539次閱讀

    阻抗匹配的原理分析?

    由電路結(jié)構(gòu)的不同,阻抗匹配有如下五種形式,首端串聯(lián),末端并聯(lián)下拉,末端并聯(lián)上拉,末端戴維南(既有上拉又有下拉),阻容串聯(lián)下拉。有幾個(gè)問題請教。 1、阻抗匹配只是針對傳輸線過程中嗎,對輸出端口和輸入
    發(fā)表于 05-09 23:05

    光纖溫度傳感器測試阻抗匹配器內(nèi)部溫度技術(shù)方案

    信號或廣泛電能在傳輸過程中,為實(shí)現(xiàn)信號的無反射傳輸或最大功率傳輸,要求電路連接實(shí)現(xiàn)阻抗匹配阻抗匹配(Impedance matching)是微波電子學(xué)里的一部分,主要用于傳輸線上,來達(dá)至所有高頻
    的頭像 發(fā)表于 01-24 10:23 ?474次閱讀
    光纖溫度傳感器測試<b class='flag-5'>阻抗匹配</b>器內(nèi)部溫度技術(shù)方案

    無源探頭的阻抗匹配如何操作

    無源探頭的阻抗匹配 示波器的無源高阻探頭具有非常廣泛的使用度,工程師們經(jīng)常會把探頭接在不同的示波器上,或者給示波器接入不同的探頭。而發(fā)生更換后的新系統(tǒng)中,示波器通道的輸入阻抗與探頭的阻抗往往不
    的頭像 發(fā)表于 01-12 11:11 ?562次閱讀
    無源探頭的<b class='flag-5'>阻抗匹配</b>如何操作

    PCB板設(shè)計(jì)與制造之阻抗匹配和零歐姆電阻解析

    阻抗匹配是指信號源或者傳輸線跟負(fù)載之間的一種合適的搭配方式。根據(jù)接入方式阻抗匹配有串行和并行兩種方式;根據(jù)信號源頻率
    的頭像 發(fā)表于 01-04 09:12 ?1180次閱讀
    <b class='flag-5'>PCB</b>板設(shè)計(jì)與制造之<b class='flag-5'>阻抗匹配</b>和零歐姆電阻解析

    為什么要阻抗匹配?怎么進(jìn)行阻抗匹配?

    )。 其中電抗又包括容抗和感抗,由電容引起的電流阻礙稱為容抗,由電感引起的電流阻礙稱為感抗。 阻抗匹配的理想模型 射頻工程師大都遇到過匹配阻抗的問題,通俗的講,阻抗匹配的目的是確保能實(shí)
    發(fā)表于 01-02 16:59 ?2746次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?怎么進(jìn)行<b class='flag-5'>阻抗匹配</b>?