0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

4個(gè)Quartus II使用技巧

電子設(shè)計(jì) ? 來源:工程師曾玲 ? 作者:博客園 ? 2019-10-03 17:09 ? 次閱讀

技巧1:“新”技能 hierarchies警告尋找

在編譯之后,警告中“hierarchies”這個(gè)單詞大家估計(jì)都很熟悉了,一看到這個(gè)警告,基本上就是例化時(shí)出現(xiàn)的問題。一般例化時(shí),要是哪個(gè)連線沒引出,沒接上,或者是位寬不匹配就會(huì)出這個(gè)警告。而我們一般就會(huì)定位到例化文件,或者是觀察RTL視圖去尋找,但是工程一大可不是那么好找的??!

Warning: 1 hierarchies have connectivity warnings - see the Connectivity Checks report folder

解決方法如下:

點(diǎn)擊圖6.1中的圖標(biāo),然后在Analysis & Synthesis 文件中找到 connectivity checks,如圖6.2所示,點(diǎn)擊即可查看到說明例化時(shí)哪里出現(xiàn)問題。

圖6.1 操作(一)

圖6.2 操作(二)

技巧2:位寬不匹配

在很多對reg變量進(jìn)行賦值時(shí),往往會(huì)遇到位寬不匹配的情況,如圖6.3所示。其中前面括號中的數(shù)字代表在程序中所在的行標(biāo),說明賦值是32位寬,被賦值為1位寬,也就是將32位寬進(jìn)行截?cái)嗳テヅ?位寬。若是在程序中知道確實(shí)是賦值reg類型變量是一位一位傳送的,可以不用關(guān)注此警告,如圖6.4所示的程序??梢钥吹酱_實(shí)需要賦值reg變量中的一位即可。若是想消除此警告,可以利用圖6.5所示的修改程序。即將0改成1’b0即可,Quartus中若是對變量不進(jìn)行賦位數(shù),按32位處理。編譯后的結(jié)果如圖6.6所示。

圖6.3 位寬不匹配

圖6.4 源程序

圖6.5修改后的程序

圖6.6編譯后的結(jié)果

技巧3:tcl文件的利用

在引腳分配時(shí),往往對于一個(gè)浩大的工程來說,引腳數(shù)量是很多的,若是一個(gè)一個(gè)去分配,費(fèi)時(shí)費(fèi)力,勞民勞財(cái),其實(shí)可以利用tcl文件,只需更改幾個(gè)信號說明就可以。如圖6.7所示,圖中標(biāo)注的更改成模塊中所用的信號名字即可。圖6.8是quartus ii中的操作步驟,點(diǎn)擊Tcl scripts,再點(diǎn)擊圖6.9中所出現(xiàn)的位置,即可。圖6.10是pin planner中分配情況。

圖6.7 tcl文件

圖6.8 quartus ii中的操作(一)

圖6.9 quartus ii中的操作(二)

圖6.10 pin planner分配情況

技巧4:jic固化文件的生成

點(diǎn)擊file ---- convert programming file,出現(xiàn)如圖6.11所示的界面。在programming file type中選擇.jic,在configuration device中選擇 EPCS4(這個(gè)根據(jù)你使用板卡的配置芯片選擇,筆者設(shè)計(jì)的是EPCS4),然后在選擇圖6.12中的flash loader,點(diǎn)擊device,然后選擇器件類型,筆者設(shè)計(jì)的是EP3C5芯片。在選擇 sof data,將sof文件加載過來,點(diǎn)擊 generate出現(xiàn)生成成功界面。然后打開工程目錄下中的output files就可以看到所生成的jic文件,如圖6.14所示。然后再進(jìn)入到編程下載界面,如圖6.15所示,點(diǎn)擊add file,將剛才生成的jic文件加載過來,如圖6.16所示,將原sof文件刪掉,并選擇 program/configure,點(diǎn)擊start即可,然后重新上電觀察效果。

圖6.11 配置界面(一)

圖6.12 配置界面(二)

圖6.13 配置界面(三)

圖6.14 生成的jic文件

圖6.15 下載界面

圖6.16 添加jic文件

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 引腳
    +關(guān)注

    關(guān)注

    16

    文章

    1196

    瀏覽量

    50476
  • quartus
    +關(guān)注

    關(guān)注

    16

    文章

    171

    瀏覽量

    74642
收藏 人收藏

    評論

    相關(guān)推薦

    quartus ii使用教程,中文教程

    Quartus II Fitter 也稱作PowerFit  Fitter,執(zhí)行布局布線功能,在Quartus II軟件中是指“fitting( 適配)”。Fitter 使用
    發(fā)表于 04-21 23:11 ?4878次下載
    <b class='flag-5'>quartus</b> <b class='flag-5'>ii</b>使用教程,中文教程

    Quartus II 中文教程

    Quartus II 中文教程 您現(xiàn)在閱讀的是 Quartus II 簡介手冊。 Altera® Quartus®
    發(fā)表于 03-11 14:41 ?236次下載

    quartus ii安裝下載

    quartus ii安裝下載
    發(fā)表于 11-09 16:30 ?52次下載

    quartus.ii免費(fèi)安裝

    quartus.ii免費(fèi)安裝
    發(fā)表于 11-14 14:57 ?56次下載

    Quartus II使用Verilog設(shè)計(jì)介紹

    Quartus II Introduction Using Verilog Design
    發(fā)表于 11-24 11:42 ?6次下載

    Quartus II安裝入口

    Quartus II安裝入口
    發(fā)表于 11-24 16:57 ?13次下載

    quartus_II教程

    quartus_II教程,又需要的下來看看
    發(fā)表于 05-19 15:16 ?0次下載

    Quartus_II使用指南

    Quartus_II使用指南(非常詳細(xì))
    發(fā)表于 05-19 15:16 ?0次下載

    Quartus II中文用戶教程

    Quartus II中文用戶教程,有需要的下來看看
    發(fā)表于 07-29 18:08 ?82次下載

    Quartus II 11.0 軟件的安裝指南

     本文以 Quartus II 11.0 軟件的安裝為例,作為安裝指南。此外,關(guān)于 Quartus II 10.0 以前版本,安裝都大同小異。對于
    發(fā)表于 11-07 17:10 ?8次下載

    Quartus II 13.0安裝說明

    Quartus II 13.0安裝說明
    發(fā)表于 02-06 14:45 ?20次下載

    如何制作一個(gè)方便在Quartus II和Nios II中使用的簡單IP

    本文檔的主要內(nèi)容詳細(xì)介紹的是如何制作一個(gè)方便在Quartus II和Nios II中使用的簡單IP。
    發(fā)表于 07-09 17:40 ?2次下載
    如何制作一<b class='flag-5'>個(gè)</b>方便在<b class='flag-5'>Quartus</b> <b class='flag-5'>II</b>和Nios <b class='flag-5'>II</b>中使用的簡單IP

    Quartus II設(shè)計(jì)系列教程詳細(xì)概述

    quartus II 學(xué)習(xí)基礎(chǔ)材料
    發(fā)表于 08-11 17:36 ?19次下載
    <b class='flag-5'>Quartus</b> <b class='flag-5'>II</b>設(shè)計(jì)系列教程詳細(xì)概述

    使用Quartus II編程CPLD和FPGA設(shè)備的教程說明

    Quartus II軟件為使用Altera?FPGA和CPLD設(shè)備進(jìn)行設(shè)計(jì)的系統(tǒng)設(shè)計(jì)師提供了一個(gè)完整的軟件解決方案。Quartus II程序
    發(fā)表于 09-17 14:41 ?34次下載
    使用<b class='flag-5'>Quartus</b> <b class='flag-5'>II</b>編程CPLD和FPGA設(shè)備的教程說明

    Quartus II 13.0軟件下載

    首先安裝Quartus II 13.0軟件再用Quartus_II_13.0_x64破解器.exe破解
    發(fā)表于 12-21 17:27 ?29次下載