0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速信號(hào)的匹配和對(duì)接的基本需求

h1654155971.8456 ? 來源:YXQ ? 2019-08-14 09:24 ? 次閱讀

對(duì)于高速信號(hào)的匹配和對(duì)接,從電氣來考慮的話,主要考慮兩個(gè)方面的問題:

1、AC信號(hào)的擺幅和回路

2、DC電平的幅度和回路

如果從實(shí)際設(shè)計(jì)的方便和合理的角度來考慮的話,要把握幾個(gè)基本原則:

1、容易布板

2、功耗最小

3、匹配方式最簡(jiǎn)單(阻容個(gè)數(shù)最少)

一般情況下,如果是同一種電平信號(hào)的對(duì)接,基本上都是采用直流耦合方式對(duì)接就可以了。

但是對(duì)于不同信號(hào)電平之間的對(duì)接來說,AC的幅度和DC的幅度不一定能夠完全對(duì)應(yīng)得上,所以必須考慮好AC和DC的幅度。

在這種情況下,采用交流耦合的方式比較常見,當(dāng)然也可以直流耦合(一般情況下要用電阻分壓等方式來實(shí)現(xiàn)AC和DC的幅度相匹配)。

參數(shù) RS-422 PECL LVDS
差分驅(qū)動(dòng)輸出電壓 ±2.5V ±500~1000mV ±250~450mV
接收器輸入閾值 ±100mV ±200~300mV ±100mV
數(shù)據(jù)速率 <30Mbps >400Mbps >400Mbps
參數(shù)(以DS90C031/2為例) RS-422 PECL LVDS
電源電流四路驅(qū)動(dòng)器(無負(fù)載,靜態(tài)) 60mA 32~65mA(Max) 3.0mA
傳輸延遲驅(qū)動(dòng)器 11ns(Max) 4.5ns(Max) 3.0ns(Max)
傳輸延遲接收器 30ns(Max) 7.0ns(Max) 5.0ns(Max)
電源電流四路接收器(無負(fù)載,靜態(tài)) 23mA(Max) 40mA(Max) 10mA(Max)
畸變(驅(qū)動(dòng)器或接收器) N/A 500ps 400ps

高速信號(hào)匹配和對(duì)接aLVPECL&LVPECL(PECL同理)

方式一:

圖 1

圖 1 的匹配方式是 PECL電路的基本匹配模型,其中:2 個(gè) 50 歐姆的作用,既是交流匹配的電阻, 所以應(yīng)該在離輸入端很近的地方,同時(shí)充當(dāng)直流回路的偏置電阻。

由于是同一種電平對(duì)接, AC擺幅和DC電平當(dāng)然沒有問題(符合下表):

缺點(diǎn):

1、只有二個(gè)匹配電阻, 電阻個(gè)數(shù)最少, 但是二個(gè)電阻都必須靠輸入端比較近的地方放置, PCB布板可能有點(diǎn)困難。

2、最大的缺點(diǎn)就是需要 VCC-2V的電源,如果這種電路的路數(shù)很多,為此提供 VCC-2V還是可以的,如果路數(shù)不多,那么就不值得了。

經(jīng)過演化變化成圖2。

方式二:

圖2

圖2 是從圖1 演化而來,R1=130,R2=82( 3v3);R1=82,R2=130( 5v)。其中 R1//R2 既充當(dāng)交流匹配電阻( 50 歐姆),也充當(dāng)直流偏置電阻。

缺點(diǎn):

1、4個(gè)電阻都必須放在離輸入端很近的地方,對(duì) PCB布板造成困難。

2、匹配電阻功耗比較大, 如果路數(shù)很多的話, 對(duì)單板的功耗來說是一個(gè)比較大的問題(靜態(tài)電阻很?。?。

在實(shí)際的布板過程中,我們并不提倡使用這種電路 。

方式三:

圖3

圖3 是一種資料上很少提,但是卻很有用的電路方式,其中 R1=140~200 歐姆( 3v3), R1=270~330歐姆( 5V), R2=100 歐姆。R1為輸出門提供偏置電流, R2 為交流信號(hào)提供匹配。輸入門的直流電平直接利用輸出門的直流電平,并不需要外來的上下拉電阻來提供。

優(yōu)點(diǎn):

1、電阻個(gè)數(shù)很少,只有 3 個(gè)。

2、只有 R2一個(gè)電阻必須放在離輸入門比較近的地方, R1放置的地方可以比較隨便,只要不引入過長(zhǎng)的線頭(過長(zhǎng)的線頭會(huì)導(dǎo)致反射)就可以了。

3、PCB布板比較容易處理。

這種電路的功耗比圖2小得多,是一個(gè)優(yōu)選電路 。

bLVPECL&PECL

對(duì)于 LVPECL和 PECL來說,雖然 AC 的擺幅相同( 800mV),但是直流電平不一樣,所以無法之間用 DC耦合對(duì)接起來。在這種情況下,我們可以考慮用 AC耦合方式來處理。

方式一:

圖4

其中:R1=140~200 歐姆 屬于直流偏置電阻,C1為耦合電容, 可以放在線上的任何一個(gè)地方, 不一定在源端, 也不一定要在末端。R2=100 歐姆 屬于交流匹配電阻,一定要放在末端。

R3、 R4 為 K 級(jí)別的電阻, 必須滿足R4/(R3+R4)=(VCC-1.3V)/VCC的比值就可以了。R3/R4 是為輸入端提供直流電平,所以對(duì) PCB上的位置沒有特殊要求,只需要不引入長(zhǎng)線頭就可以了。

優(yōu)點(diǎn):

1、對(duì)于交流耦合來說,器阻容器件的個(gè)數(shù)算是比較少的了;

2、只對(duì)一個(gè)電阻的位置( R2)有要求,其他的沒有要求;

3、功耗也比較小。

4、當(dāng) LVPECL輸出沒有交流信號(hào)的時(shí)候,那么輸入端卻可以依靠 100 歐姆的電阻,使得 P/N 維持一個(gè)電壓差,從而保證輸入端的穩(wěn)定(恒為“ 0”或者“ 1”)。

大家可以聯(lián)想到芯片 LOS信號(hào)的檢測(cè)機(jī)制――看輸入的信號(hào)是否為長(zhǎng)“ 0”或者長(zhǎng)“ 1”。為芯片的正確檢測(cè) LOS提供了保證。而圖5 的匹配方式是無法解決這個(gè)問題的。該電路屬于優(yōu)選電路類型。這種方式可以推廣到 LVPECL&LVDS;LVDS&LVPECL等電平的對(duì)接。

方式二:

圖5

圖5 電路是很多資料推薦使用的, 從原理上分析沒有錯(cuò), 但是從實(shí)用的角度來說并不是最佳方案。

缺點(diǎn):

1、電路( a)種的 R2/R3 既做為交流匹配電阻,又做為輸入直流電平,由于 R2/R3共 4 個(gè)電阻必須放在輸入引腳附近,所以可能導(dǎo)致 PCB布板困難。同時(shí)功耗也比較大。

2、電路( b)應(yīng)該說有比( a)比較大的改進(jìn),雖然從電阻的個(gè)數(shù)上來說還多了一個(gè),但是 PCB布板容易,并且功耗比較小。其 R2/R3 阻值可以是 K 級(jí)別的。

此方案不提倡使用。

方式三:

圖6

圖6 從原理上來說也沒有錯(cuò),但是 R2/C1/R3/R4 等 7 個(gè)阻容必須放輸入端很近,布局相當(dāng)困難,對(duì)于 PCB 布局來說還不如方式一和方式二。

此方案不推薦使用 。

cLVPECL&LVDS

對(duì)于 LVPECL輸出, LVDS輸入的信號(hào)來說, LVPECL的直流輸出電平為 2V 左右,而 LVDS的直流輸入可以為 0.2V~2.2V, 所以直流電平本身不是關(guān)鍵。

對(duì)于交流電平來說 LVPECL輸出最大為 800mV,甚至超過 1V,而 LVDS的輸入交流電平一般不能承受 800mV 的輸入(具體還得看芯片資料的說明) ,一般是認(rèn)為最大在 400mV 左右。

所以如何把交流幅度調(diào)整到 LVDS能夠接受的范圍才是關(guān)鍵。

圖 7

以上是 LVPECL到 LVDS的 DC和 AC二種耦合的示意圖。具體的電阻值請(qǐng)參考其他資料,自行計(jì)算。

dLVPECL&CML

對(duì)于 LVPECL輸出 CML 輸入的信號(hào)來說, LVPECL的輸出交流擺幅比較大,可能會(huì)超過 CML 電平的最大輸入擺幅,所以一般情況下應(yīng)該加衰減,同時(shí)也要關(guān)注直流電平。同樣,有 AC耦合和 DC耦合二種。

圖 8

一般情況下, 二種不同直流電平的信號(hào) (即輸出信號(hào)的直流電平與輸入需求的直流電平相差比較大) ,提倡使用 AC 耦合 ,這樣輸出的直流電平與輸入的直流電平獨(dú)立。

eCML&LVPECL

對(duì)于 CML 輸出, LVPECL輸入來說,由于直流電平相差很大,所以一般采用交流耦合方式。

而 CML輸出的交流幅度一般不會(huì)大于 LVPECL接收的交流幅度,所以交流方面只需要考慮匹配就可以了,不需要考慮幅度。有些資料提供的匹配電路圖如下:

圖 9

本人認(rèn)為,圖( a)( b)存在圖5、圖6 所描述的相同弊病,最好采用如圖10 結(jié)構(gòu)的電路 。同樣,圖( c)的 100 歐姆電阻放在電容后面對(duì)于 PCB布板來說更方便一些,從匹配的角度來說更好一些。

圖10

fLVDS&LVDS

應(yīng)該說 LVDS之間的對(duì)接是最簡(jiǎn)單的對(duì)接了。

圖 11

gCML&CML

圖 12

CML 電平一般情況下使用直流耦合就可以了。當(dāng)然如果二個(gè)芯片的供電電源不同就必須用交流耦合了。因?yàn)榇藭r(shí)二個(gè)芯片直接的直流電平不同, 不能直接對(duì)接。

hLVDS&CML;CML&LVDS

一般情況下, 不會(huì)存在 LVDS與 CML 之間的對(duì)接, 因?yàn)?CML 電平一般用在高速信號(hào),如 2.5G/10G 等場(chǎng)合。

而 LVDS一般很難用在那么高的速率。在這里要注意的是,輸出交流幅度是否落在輸入交流幅度之內(nèi)

圖13

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電氣
    +關(guān)注

    關(guān)注

    18

    文章

    1167

    瀏覽量

    53151
  • 高速信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    228

    瀏覽量

    17708

原文標(biāo)題:高速數(shù)字電路設(shè)計(jì)通關(guān)五部曲(二):接口信號(hào)匹配與對(duì)接

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速信號(hào)阻抗匹配的重要性

    阻抗匹配(Impedance Matching)主要用于傳輸線上,以此來達(dá)到所有高速、高頻信號(hào)均能傳遞至負(fù)載點(diǎn)的目的,而且?guī)缀醪粫?huì)有信號(hào)反射回來源點(diǎn),從而提升傳輸效益。
    的頭像 發(fā)表于 09-28 14:51 ?5401次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>阻抗<b class='flag-5'>匹配</b>的重要性

    詳解高速PCB設(shè)計(jì)中的阻抗匹配

    阻抗匹配阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會(huì)產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速PCB設(shè)計(jì)中,阻抗的匹配
    發(fā)表于 12-01 10:38

    請(qǐng)問LTC5586的本振端口能否直接對(duì)接LVPECL信號(hào)?

    請(qǐng)問LTC5586的本振端口能否直接對(duì)接LVPECL信號(hào)?或者是否有其他方法進(jìn)行匹配
    發(fā)表于 08-08 09:16

    高速pcb設(shè)計(jì)的阻抗匹配

    高速的設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號(hào)的質(zhì)量?jī)?yōu)劣。阻抗匹配的技術(shù)可以說是豐富多樣,但是在具體的系統(tǒng)中怎樣才能比較合理的應(yīng)用,需要衡量多個(gè)方面的因素。例如我們?cè)谙到y(tǒng)中設(shè)計(jì)中,很多采用的
    發(fā)表于 05-29 07:03

    高速PCB設(shè)計(jì)中的阻抗匹配

    阻抗匹配阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會(huì)產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速PCB設(shè)計(jì)中,阻抗的匹配
    發(fā)表于 05-31 08:12

    請(qǐng)問高速信號(hào)線為什么要阻抗匹配

    請(qǐng)問一下 高速信號(hào)線為什么要阻抗匹配啊 2.5G一般做多大阻抗匹配為好呢
    發(fā)表于 07-10 22:19

    高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題?

    高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題? 信號(hào)完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號(hào)
    發(fā)表于 01-02 11:15 ?1193次閱讀
    在<b class='flag-5'>高速</b>設(shè)計(jì)中,如何解決<b class='flag-5'>信號(hào)</b>的完整性問題?

    關(guān)于高速設(shè)計(jì)中的阻抗匹配的問題

    關(guān)于高速設(shè)計(jì)中的阻抗匹配的問題 一.阻抗匹配的研究  在高速的設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號(hào)
    發(fā)表于 03-15 10:35 ?1353次閱讀

    高速PCB中的阻抗匹配

    阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會(huì)產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速 PCB 設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號(hào)
    發(fā)表于 08-28 16:33 ?26次下載
    <b class='flag-5'>高速</b>PCB中的阻抗<b class='flag-5'>匹配</b>

    【硬見小百科】高速PCB設(shè)計(jì)中的阻抗匹配

    與否關(guān)系到信號(hào)的質(zhì)量?jī)?yōu)劣。 PCB走線什么時(shí)候需要做阻抗匹配? 不主要看頻率,而關(guān)鍵是看信號(hào)的邊沿陡峭程度,即信號(hào)的上升/下降時(shí)間,一般認(rèn)為如果信號(hào)
    的頭像 發(fā)表于 12-13 13:47 ?2954次閱讀

    高速數(shù)字電路設(shè)計(jì):接口信號(hào)匹配對(duì)接

    對(duì)于高速信號(hào)匹配對(duì)接,從電氣來考慮的話,主要考慮兩個(gè)方面的問題。
    的頭像 發(fā)表于 05-29 10:46 ?1729次閱讀
    <b class='flag-5'>高速</b>數(shù)字電路設(shè)計(jì):接口<b class='flag-5'>信號(hào)</b><b class='flag-5'>匹配</b>與<b class='flag-5'>對(duì)接</b>

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號(hào)時(shí),控制電路中信號(hào)
    的頭像 發(fā)表于 10-30 10:03 ?2552次閱讀

    高速差分信號(hào)阻抗匹配詳解

    高速數(shù)據(jù)傳輸系統(tǒng)中,差分信號(hào)作為一種常見的信號(hào)傳輸方式,具有抗噪聲能力強(qiáng)、傳輸距離遠(yuǎn)等優(yōu)點(diǎn)。然而,差分信號(hào)的傳輸質(zhì)量受到諸多因素的影響,其中阻抗
    的頭像 發(fā)表于 05-16 16:32 ?2554次閱讀

    高速PCB布線中信號(hào)阻抗不匹配的原因

    在電子信號(hào)的精密傳輸領(lǐng)域,阻抗匹配扮演著至關(guān)重要的角色。當(dāng)信號(hào)在傳輸過程中遭遇阻抗不匹配時(shí),就如同水流在管道中遇到了障礙,不可避免地會(huì)產(chǎn)生反射現(xiàn)象。這種反射不僅會(huì)導(dǎo)致合成
    的頭像 發(fā)表于 09-25 16:13 ?522次閱讀

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號(hào)?PCB設(shè)計(jì)中為什么高頻會(huì)出現(xiàn)信號(hào)失真。在電子設(shè)備制造中,高速信號(hào)的處理成為PCB
    的頭像 發(fā)表于 12-30 09:41 ?85次閱讀