0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Mentor,Cadence分享了PCB研究中哪些榮譽(yù)

PCB線路板打樣 ? 來源:ct ? 2019-08-14 08:35 ? 次閱讀

加利福尼亞州圣何塞?!?a href="http://www.wenjunhu.com/tags/mentor/" target="_blank">Mentor Graphics和Cadence Design Systems在PCB EDA調(diào)查中獲得了最高榮譽(yù),但Agilent EEsof在客戶滿意度方面獲得了最高分。

EE Times委托進(jìn)行的2004年研究收集三項研究的數(shù)據(jù):IC EDA研究,這項PCB研究以及首次關(guān)于FPGA EDA工具使用的研究??梢栽趀eDesign上找到FPGA和EDA研究的單獨摘要。

“2004”董事會研究“吸引了628名受訪者,其中436名來自北美,192名來自歐洲.55%的受訪者認(rèn)為自己是設(shè)計工程師,27%是工程管理,6%是一般管理,4%是布局工程師,1%是CAD經(jīng)理和8%作為“其他人”。

百分之九十的受訪者表示他們參與了PCB設(shè)計,其余的則參與布局。

受訪者表示他們?yōu)楦鞣N各樣的應(yīng)用程序。但是大多數(shù)受訪者為此創(chuàng)建了主板:工業(yè)控制,測試和測量市場;消費者和汽車市場;通訊設(shè)備制造商;以及軍事和航空航天。

研究發(fā)現(xiàn),PCB設(shè)計團(tuán)隊的平均規(guī)模是四名工程師,比去年的研究平均水平高一位。

百分之七十的受訪者表示PCB項目在三個月或更短時間內(nèi)完成,23%表示他們在4-6個月內(nèi)完成,4%在7到11個月內(nèi)完成,而3%表示他們的PCB設(shè)計需要“一到三年或更長時間才能完成”。完成PCB設(shè)計的中位數(shù)為8個月并未發(fā)生同比變化。

受訪者表示,總體設(shè)計時間的30%用于原理圖輸入,31%用于PCB布局,20%用于測試和制造支持,11%用于信號完整性分析,8%用于“熱/EMI”分析?!?/p>

該研究表明,每個系統(tǒng)設(shè)計平均有三個PCB,平均每個PCB有一個FPGA和一個ASIC。

根據(jù)該研究,北美PCB設(shè)計平均為7層,而歐洲PCB設(shè)計平均為5層。設(shè)計的平均時鐘速度為125 MHz,高于2003年的平均93 MHz。

平均而言,PCB設(shè)計中16%的網(wǎng)絡(luò)被認(rèn)為是“高速”。

百分之五十表示他們計劃在2004年參與與2003年相同數(shù)量的PCB設(shè)計,20%表示“更多”,14%表示“更多”,而7%則表示會比去年少“少”,百分之九“少”。

49%的PCB受訪者表示他們的工具預(yù)算在2004年將與2003年相同.20%的人表示他們計劃今年花費更多,15%的人表示他們計劃花費更多更多“今年。 9%的人表示他們在工具上的花費會比去年少,7%的人表示他們在工具上的花費要比去年少得多。

63%的受訪者認(rèn)為信號完整性是PCB設(shè)計中的“非常關(guān)鍵”問題。

在供應(yīng)商中,安捷倫EEs的客戶滿意度最高,79%的受訪EEsof用戶表示他們對EEsof工具“非?!被颉坝悬c”滿意。

Mentor以75%的支持率排名第二,緊隨其后的是Cadence,滿意度為71%。根據(jù)該研究,該行業(yè)平均水平為65%。

Mentor Graphics在多個類別中獲得最高榮譽(yù),包括:最佳售后支持,最佳文檔,最具道德規(guī)范的公司,與其他供應(yīng)商工具的最佳集成,知識淵博的銷售代表和最佳培訓(xùn)服務(wù)。

Cadence首先擔(dān)任:現(xiàn)任技術(shù)領(lǐng)導(dǎo)者,三年技術(shù)領(lǐng)導(dǎo)者以及對未來的最清晰愿景,以及其他優(yōu)惠。

與此同時,Cadence推出OrCAD,現(xiàn)在主要由經(jīng)銷商控制,也獲得了幾項最高榮譽(yù),包括有競爭力的價格,供應(yīng)商熟悉度,產(chǎn)品關(guān)聯(lián),購買考慮因素和產(chǎn)品使用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦

    Cadence與加特蘭攜手提升汽車?yán)走_(dá)系統(tǒng)性能

    近日,楷登電子(Cadence,NASDAQ:CDNS)與毫米波雷達(dá)芯片設(shè)計與開發(fā)的佼佼者加特蘭共同宣布一項重要合作。Cadence已正式授權(quán)加特蘭將其先進(jìn)的Cadence Tens
    的頭像 發(fā)表于 01-07 15:04 ?478次閱讀

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn) Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?301次閱讀
    <b class='flag-5'>Cadence</b>推出基于Arm的系統(tǒng)Chiplet

    Cadence官方出品CadencePCBViewers

    CadencePCBViewers 24.1為Cadence官方出品,包含PCB Editor Viewer、Capture Viewer、Allegro X APD Viewer 通過百度網(wǎng)盤
    發(fā)表于 11-12 13:11

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質(zhì)量起著關(guān)鍵性的作用。
    發(fā)表于 09-23 17:11 ?4次下載

    pcb設(shè)計如何設(shè)置坐標(biāo)原點

    PCB設(shè)計,坐標(biāo)原點是一個非常重要的概念,它決定PCB布局的起始位置和方向。 一、坐標(biāo)原點的定義 坐標(biāo)原點的概念 在PCB設(shè)計
    的頭像 發(fā)表于 09-02 14:45 ?2669次閱讀

    如何將Cadence capture原理圖轉(zhuǎn)換?#原理圖設(shè)計#Cadence轉(zhuǎn)換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發(fā)布于 :2024年08月15日 11:56:20

    Cadence快板PCB培訓(xùn)

    Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB疊層設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅PCB設(shè)計后處理
    發(fā)表于 07-02 17:22 ?0次下載

    Cadence安裝使用問題

    Cadence軟件使用阿貍狗自動安裝并打好補(bǔ)丁,打開Capture Cis產(chǎn)品的時候,提示【could not check out the capture feature license】。之后按照
    發(fā)表于 06-25 20:12

    成空間光伏氣膜技術(shù)再獲國家級榮譽(yù),彰顯領(lǐng)軍實力

    近日,成空間光伏氣膜技術(shù)憑借其卓越的科技實力,榮膺國家工業(yè)信息安全發(fā)展研究中心頒發(fā)的“科學(xué)技術(shù)成果登記證書”,這是繼國家工信部產(chǎn)業(yè)發(fā)展促進(jìn)中心創(chuàng)新應(yīng)用獎后,成空間光伏氣膜技術(shù)榮獲的又一國家級
    的頭像 發(fā)表于 05-16 09:50 ?392次閱讀
    <b class='flag-5'>中</b>成空間光伏氣膜技術(shù)再獲國家級<b class='flag-5'>榮譽(yù)</b>,彰顯領(lǐng)軍實力

    中科芯榮獲“五一”“五四”多項榮譽(yù)

    中科芯榮獲“五一” “五四”多項榮譽(yù)
    的頭像 發(fā)表于 05-11 09:34 ?381次閱讀
    中科芯榮獲“五一”“五四”多項<b class='flag-5'>榮譽(yù)</b>

    pcb設(shè)計

    cadence原理圖、Allegro PCB設(shè)計。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件:
    發(fā)表于 05-09 01:38

    Cadence Allegro16.5教程

    電子發(fā)燒友網(wǎng)站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發(fā)表于 04-17 09:22 ?5次下載

    cadence LOGO如何制作

    電子發(fā)燒友網(wǎng)站提供《cadence LOGO如何制作.docx》資料免費下載
    發(fā)表于 03-07 14:28 ?0次下載

    利用Sigrity Aurora進(jìn)行PCB布線后的仿真分析-阻抗及寄生參數(shù)析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯(lián)系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity
    的頭像 發(fā)表于 02-26 09:12 ?4763次閱讀
    利用Sigrity Aurora進(jìn)行<b class='flag-5'>PCB</b>布線后的仿真分析-阻抗及寄生參數(shù)析

    如何快速找到PCB的GND?

    如何快速找到PCB的GND?? 在PCB設(shè)計和制作過程,找到地線(GND)是非常關(guān)鍵的步驟。GND是電子電路中一個非常重要的參考面,它提供
    的頭像 發(fā)表于 02-03 17:04 ?3818次閱讀