0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于體系結(jié)構(gòu)和基于流的DFT方法

PCB線路板打樣 ? 來源:PCB線路板打樣 ? 作者:PCB線路板打樣 ? 2023-11-10 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于架構(gòu)和基于流的DFT方法
ASIC設(shè)計(jì)平均門數(shù)的增加迫使設(shè)計(jì)團(tuán)隊(duì)花費(fèi)20%到50%的ASIC開發(fā)工作量測試相關(guān)的問題,以實(shí)現(xiàn)良好的測試覆蓋率。雖然遵循設(shè)計(jì)測試規(guī)則被認(rèn)為是一種良好的做法,但是與嵌入式RAM,多個(gè)時(shí)鐘域,復(fù)位線和嵌入式知識產(chǎn)權(quán)的對抗可能會(huì)對設(shè)計(jì)進(jìn)度產(chǎn)生重大影響。盡管處理了所有這些問題,但很少能實(shí)現(xiàn)100%的故障覆蓋率。因此,ASIC設(shè)計(jì)經(jīng)常以低于90%的故障覆蓋率進(jìn)入生產(chǎn),導(dǎo)致不必要的器件缺陷率和板級下降。

基于流的方法

將結(jié)構(gòu)插入設(shè)計(jì)進(jìn)行掃描測試的第一步是用掃描觸發(fā)器替換所有觸發(fā)器。有時(shí)這是作為合成過程的一部分完成的,盡管它在歷史上在流程的后期執(zhí)行。插入掃描觸發(fā)器允許對設(shè)計(jì)內(nèi)的節(jié)點(diǎn)進(jìn)行更高程度的控制,從而增加故障覆蓋范圍。然而,傳統(tǒng)的掃描技術(shù)并未在設(shè)計(jì)中提供對用戶網(wǎng)絡(luò)的完全控制或觀察,使許多結(jié)構(gòu)未經(jīng)測試。

最常見的各種掃描觸發(fā)器在D輸入之前包含多路復(fù)用器。這樣可以在測試模式期間將數(shù)據(jù)移位到觸發(fā)器中,或者可選地,在用戶模式操作期間可以存儲(chǔ)正常的邏輯信號。

傳統(tǒng)的ASIC掃描測試通常需要以下內(nèi)容:

有一個(gè)測試時(shí)鐘,電路必須允許將其應(yīng)用于所有掃描觸發(fā)器。

在測試期間,所有觸發(fā)器都處于測試模式。

在正常用戶操作期間,所有觸發(fā)器都處于正常模式。

請注意,在使用基于多路復(fù)用器的掃描觸發(fā)器時(shí),通常會(huì)在用戶時(shí)鐘的主路徑中插入多路復(fù)用器,以允許在測試模式下將測試時(shí)鐘傳送到所有觸發(fā)器。所有測試觸發(fā)器同時(shí)處于測試模式。

設(shè)計(jì)測試規(guī)則

傳統(tǒng)測試技術(shù)需要多種設(shè)計(jì)測試(DFT)規(guī)則,以提供足夠的故障覆蓋率和可接受的設(shè)備缺陷率。 (故障覆蓋率是對特定設(shè)計(jì)中特定測試模式(向量)實(shí)際可檢測到的可檢測到的固定故障的百分比的度量。)不遵循DFT規(guī)則的結(jié)果是許多故障可以'使用傳統(tǒng)的掃描方法進(jìn)行測試,整體故障覆蓋率受到很大影響。

為了使用掃描獲得對可檢測到的固定故障的合理覆蓋,設(shè)計(jì)通常必須完全同步。因此,我們有第一個(gè)DFT規(guī)則。不幸的是,許多設(shè)計(jì) - 特別是在網(wǎng)絡(luò)和通信中 - 需要多個(gè)異步時(shí)鐘,所以不可能不違反這個(gè)規(guī)則。此外,在追求速度的過程中,合成通常會(huì)產(chǎn)生重新收斂的冗余邏輯結(jié)構(gòu),這是另一種違規(guī)行為。

通常認(rèn)可的DFT規(guī)則包括以下內(nèi)容:

設(shè)計(jì)應(yīng)與公共時(shí)鐘完全同步。

在測試期間,必須從外部引腳禁用存儲(chǔ)元件的異步輸入。

只能使用專門設(shè)計(jì)用于支持自動(dòng)測試模式生成的順序庫元素。有時(shí)會(huì)禁止使用負(fù)邊沿觸發(fā)的觸發(fā)器。

不允許使用門控時(shí)鐘。測試期間必須繞過它們。

不應(yīng)使用內(nèi)部三態(tài)總線;多路復(fù)用器是首選。

不允許組合邏輯循環(huán)。

不允許重新收斂冗余邏輯。

測試期間必須禁用外部總線。

包含各種測試方法的IP塊之間的接口必須是完全可測試的。

自動(dòng)測試

AutoTest的前提是,如果所有與測試相關(guān)的電路都嵌入在基本陣列中,則可以從ASIC開發(fā)過程中刪除與測試相關(guān)的事項(xiàng)。嵌入式AutoTest電路不僅獨(dú)立于用戶設(shè)計(jì)定義,而且在用戶設(shè)計(jì)已知之前制造。

由于AutoTest嵌入在ASIC的底層結(jié)構(gòu)中,因此它的運(yùn)行方式與傳統(tǒng)的掃描測試完全不同。雖然用于傳統(tǒng)ASIC的掃描測試方法要求設(shè)計(jì)中的所有掃描觸發(fā)器同時(shí)處于測試模式,但AutoTest的操作順序?qū)?dǎo)致某些模塊處于測試模式,而其他模塊處于正常模式任何特定的測試周期。 AutoTest ASIC中的功能模塊包含“控制”和“觀察”功能。這使得可以通過隔離單個(gè)模塊和網(wǎng)絡(luò)來測試制造,無論用戶設(shè)計(jì)實(shí)現(xiàn)如何,無論DFT規(guī)則如何,都可以完全驗(yàn)證硅完整性。為此,需要一種新型模塊。模塊內(nèi)的唯一Q_Cell包含“控制”和“觀察”功能,并且還能夠配置為組合邏輯,觸發(fā)器或RAM。這意味著可以控制所有網(wǎng)絡(luò),無論它們是表示時(shí)鐘還是設(shè)置/復(fù)位,以及它們是否是冗余結(jié)構(gòu)或組合反饋環(huán)路的一部分。

四輸入多路復(fù)用器類型單元( P_Cell)用于大多數(shù)組合功能,或者與Q_Cell結(jié)合用于復(fù)雜功能,如全加器,而高驅(qū)動(dòng)三態(tài)緩沖器可用于時(shí)鐘樹和數(shù)據(jù)樹等功能,以及在諸如自動(dòng)修復(fù)保持時(shí)間違規(guī)(在物理布局流程中自動(dòng)執(zhí)行)。

其他好處

AutoTest不僅能夠同時(shí)捕獲狀態(tài)在設(shè)備內(nèi)的所有信號中,它還能夠恢復(fù)該狀態(tài),使得操作可以從任何任意初始條件開始??梢灶A(yù)先加載存儲(chǔ)器和觸發(fā)器以模擬錯(cuò)誤或異常的電源狀態(tài)。此功能對于診斷現(xiàn)場問題非常有用。

AutoTest是一種組合的軟件和硬件測試方法,可以消除所有DFT規(guī)則,并始終在單元引腳級別提供100%的固定故障覆蓋率。隨著質(zhì)量要求和設(shè)備復(fù)雜性的增加,這種覆蓋變得越來越重要。 AutoTest已成功應(yīng)用于100多種結(jié)構(gòu)化ASIC設(shè)計(jì),但其技術(shù)也可以在標(biāo)準(zhǔn)單元ASIC設(shè)計(jì)中實(shí)現(xiàn)。

Eric West是Lightspeed Semiconductor(加利福尼亞州桑尼維爾)的架構(gòu)總監(jiān)。)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1245

    瀏覽量

    122335
  • DFT
    DFT
    +關(guān)注

    關(guān)注

    2

    文章

    234

    瀏覽量

    23373
收藏 0人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    DPU核心技術(shù)論文再次登陸體系結(jié)構(gòu)領(lǐng)域旗艦期刊《IEEE Transactions on Computers》

    近期,鄢貴海團(tuán)隊(duì)研究成果在計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域國際頂級期刊《IEEE Transactions on Computers》中發(fā)表。該研究主要圍繞KPU敏捷計(jì)算架構(gòu)展開,KPU具有超強(qiáng)異構(gòu)核集成和調(diào)度
    的頭像 發(fā)表于 06-11 18:11 ?199次閱讀
    DPU核心技術(shù)論文再次登陸<b class='flag-5'>體系結(jié)構(gòu)</b>領(lǐng)域旗艦期刊《IEEE Transactions on Computers》

    睿創(chuàng)微納AI芯片技術(shù)登上國際計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域頂級會(huì)議

    近日,國際計(jì)算機(jī)體系結(jié)構(gòu)領(lǐng)域頂級會(huì)議HPCA 2025(International Symposium on High-Performance Computer Architecture)在美國召開。會(huì)議共收到534篇來自全球頂尖科研機(jī)構(gòu)及高校的論文投稿,最終錄用率僅為21%。
    的頭像 發(fā)表于 05-19 15:57 ?366次閱讀

    DFT的優(yōu)缺點(diǎn)比較 DFT在機(jī)器學(xué)習(xí)中的應(yīng)用

    DFT(離散傅里葉變換)的優(yōu)缺點(diǎn)比較 優(yōu)點(diǎn) 頻域分析 :DFT能夠?qū)⑿盘枏臅r(shí)域轉(zhuǎn)換到頻域,這對于分析信號的頻率成分非常有用。 線性和時(shí)不變性 :DFT是線性和時(shí)不變的,這意味著它滿足疊加原理,對于
    的頭像 發(fā)表于 12-20 09:22 ?2377次閱讀

    DFT與離散時(shí)間傅里葉變換的關(guān)系 DFT在無線通信中的應(yīng)用

    DFT與離散時(shí)間傅里葉變換(DTFT)的關(guān)系 DFT(離散傅里葉變換)與DTFT(離散時(shí)間傅里葉變換)都是信號處理中的重要工具,用于將信號從時(shí)域轉(zhuǎn)換到頻域。它們之間存在一定的聯(lián)系和區(qū)別: 定義與對象
    的頭像 發(fā)表于 12-20 09:21 ?1620次閱讀

    DFT在圖像處理中的作用 DFT在音頻信號處理中的應(yīng)用

    DFT在圖像處理中的作用 離散傅里葉變換(Discrete Fourier Transform,簡稱DFT)是一種將信號從時(shí)域轉(zhuǎn)換到頻域的數(shù)學(xué)工具,它在圖像處理領(lǐng)域有著廣泛的應(yīng)用。以下是DFT在圖像
    的頭像 發(fā)表于 12-20 09:18 ?1242次閱讀

    如何使用DFT進(jìn)行頻譜分析

    使用離散傅里葉變換(DFT)進(jìn)行頻譜分析是一個(gè)將信號從時(shí)域轉(zhuǎn)換到頻域,并分析信號在頻域上的特性的過程。以下是使用DFT進(jìn)行頻譜分析的基本步驟: 一、理解DFT的基本概念 定義 :離散傅里葉變換
    的頭像 發(fā)表于 12-20 09:16 ?1862次閱讀

    DFT在信號處理中的應(yīng)用 DFT與FFT的區(qū)別

    DFT在信號處理中的應(yīng)用 離散傅里葉變換(Discrete Fourier Transform,DFT)是信號處理中一個(gè)非常重要的工具。它允許我們將信號從時(shí)域轉(zhuǎn)換到頻域,從而分析信號的頻率成分。以下
    的頭像 發(fā)表于 12-20 09:13 ?3135次閱讀

    【「RISC-V體系結(jié)構(gòu)編程與實(shí)踐」閱讀體驗(yàn)】-- SBI及NEMU環(huán)境

    基于《RISC-V體系結(jié)構(gòu)編程與實(shí)踐(第二版)》這本書籍,官方文檔及網(wǎng)上資料繼續(xù)我的RISC-V旅程。 接前面的篇章,今天來看看RISCV-V的SBI、BenOS和MySBI及NEMU環(huán)境。 SBI
    發(fā)表于 11-26 09:37

    【「RISC-V體系結(jié)構(gòu)編程與實(shí)踐」閱讀體驗(yàn)】-- 前言與開篇

    發(fā)燒友論壇書籍評測活動(dòng)中,看到有RISC-V相關(guān)的書籍在評測:《RISC-V體系結(jié)構(gòu)編程與實(shí)踐(第二版)》,于是抱著僥幸的心理參加了,第一次參加這種書籍或開發(fā)板評測活動(dòng),沒想到居然中了,緣分真的挺奇妙
    發(fā)表于 11-23 15:43

    GPGPU體系結(jié)構(gòu)優(yōu)化方向(1)

    繼續(xù)上文GPGPU體系結(jié)構(gòu)優(yōu)化方向 [上],介紹提高并行度和優(yōu)化流水線的方向。
    的頭像 發(fā)表于 10-09 10:03 ?661次閱讀
    GPGPU<b class='flag-5'>體系結(jié)構(gòu)</b>優(yōu)化方向(1)

    無刷DC門驅(qū)動(dòng)系統(tǒng)的體系結(jié)構(gòu)

    電子發(fā)燒友網(wǎng)站提供《無刷DC門驅(qū)動(dòng)系統(tǒng)的體系結(jié)構(gòu).pdf》資料免費(fèi)下載
    發(fā)表于 09-29 11:52 ?0次下載
    無刷DC門驅(qū)動(dòng)系統(tǒng)的<b class='flag-5'>體系結(jié)構(gòu)</b>

    名單公布!【書籍評測活動(dòng)NO.45】RISC-V體系結(jié)構(gòu)編程與實(shí)踐(第二版)

    放棄本次試用評測資格! 火熱的RISC-V市場 去年,一部講述 RISC-V 技術(shù)基礎(chǔ)的書在國內(nèi)市場掀起了一陣學(xué)習(xí)熱潮,它就是 《RISC-V體系結(jié)構(gòu)編程與實(shí)踐》 ,這本書在豆瓣上更是獲得了 9.6
    發(fā)表于 09-25 10:08

    嵌入式系統(tǒng)的體系結(jié)構(gòu)包括哪些

    嵌入式系統(tǒng)的體系結(jié)構(gòu)通常是一個(gè)復(fù)雜而精細(xì)的架構(gòu),旨在滿足特定應(yīng)用需求,同時(shí)兼顧系統(tǒng)的可靠性、效率、成本和體積等多方面因素。以下是對嵌入式系統(tǒng)體系結(jié)構(gòu)的詳細(xì)解析,包括其主要組成部分、層次結(jié)構(gòu)以及各部分的功能和特點(diǎn)。
    的頭像 發(fā)表于 09-02 15:25 ?3024次閱讀

    DCS分散控制系統(tǒng)的硬件體系結(jié)構(gòu)介紹

    DCS通常采用分級遞階結(jié)構(gòu),每一級由若干子系統(tǒng)組成,每一個(gè)子系統(tǒng)實(shí)現(xiàn)若干特定的有限目標(biāo),形成金字塔結(jié)構(gòu)??疾霥CS的層次結(jié)構(gòu),DCS級和控制管理級是組成DCS的兩個(gè)最基本的環(huán)節(jié)。過程控制級具體實(shí)現(xiàn)了
    的頭像 發(fā)表于 08-20 15:59 ?1462次閱讀
    DCS分散控制系統(tǒng)的硬件<b class='flag-5'>體系結(jié)構(gòu)</b>介紹

    DCS的硬件體系結(jié)構(gòu)

    考察DCS的層次結(jié)構(gòu),過程控制級和控制管理級是組成DCS的兩個(gè)最基本的環(huán)節(jié)。過程控制級具體實(shí)現(xiàn)了信號的輸入、變換、運(yùn)算和輸出等分散控制功能。在不同的DCS中,過程控制級的控制裝置各不相同,如過程
    的頭像 發(fā)表于 08-08 16:04 ?1158次閱讀
    DCS的硬件<b class='flag-5'>體系結(jié)構(gòu)</b>

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品