0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

慎重考慮時鐘發(fā)生器的相位噪聲、抖動性能

analog_devices ? 來源:YXQ ? 2019-08-07 17:51 ? 次閱讀

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據轉換器,在向數(shù)據轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲抖動性能,數(shù)據轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。

系統(tǒng)考慮因素

采用MIMO (多輸入多輸出)架構的典型LTE (長期演進)基站如圖1所示,該架構由多個發(fā)射器、接收器和DPD (數(shù)字預失真)反饋路徑構成。各種發(fā)射器/接收器組件(如數(shù)據轉換器(ADC/DAC))和本振(LO)要求采用低抖動參考時鐘以提高性能。其他基帶組件也要求各種頻率的時鐘源。

圖1.面向采用MIMO架構的典型LTE基站的時鐘時序解決方案

用于實現(xiàn)基站間同步的時鐘源一般來自GPS (全球定位系統(tǒng))或CPRI (通用公共射頻接口)鏈路。這種源一般擁有優(yōu)秀的長期頻率穩(wěn)定性;但它要求把頻率轉換成所需的本地參考頻率,以實現(xiàn)良好的短期穩(wěn)定性或抖動。高性能時鐘發(fā)生器可執(zhí)行頻率轉換操作并提供低抖動時鐘信號,在此基礎上,這些信號可能會分配給各種基站組件。選擇最佳時鐘發(fā)生器至關重要,因為欠佳參考時鐘會增高LO相位噪聲,結果會提高發(fā)射/接收EVM(誤差矢量幅度)和系統(tǒng)SNR(信噪比)。高時鐘抖動和噪底也會影響數(shù)據轉換器,因為它會降低系統(tǒng)SNR并導致數(shù)據轉換器雜散輻射,從而進一步降低數(shù)據轉換器的SFDR(無雜散動態(tài)范圍)。結果,低性能時鐘源最終會降低系統(tǒng)容量和吞吐量。

時鐘發(fā)生器技術規(guī)格

盡管關于時鐘抖動的定義多種多樣,但在數(shù)據轉換器應用中,最合適的定義是相位抖動,其單位為時域ps rms或fs rms。相位抖動(PJBW)是通過時鐘信號相位噪聲在載波特定偏移范圍內的積分推導出來的抖動,計算公式如下:

fCLK為工作頻率;fMIN/fMAX表示目標帶寬,S(fCLK)表示SSB相位噪聲。積分帶寬的上限和下限(fMIN/fMAX)因具體應用而異,取決于設計敏感的相關頻譜成分。設計師的目標是選擇所需帶寬中的積分噪聲最低或者相位抖動最低的時鐘發(fā)生器。傳統(tǒng)上,時鐘發(fā)生器的特性是在12kHz至20MHz積分條件下測得的,這也是光學通信接口(如SONET)的指定要求。雖然這可能適用于一些數(shù)據轉換器應用,但要捕獲高速數(shù)據轉換器采樣時鐘的相關噪聲曲線,通常需要更寬的積分頻譜,具體是指20MHz以上。在測量相位噪聲時,噪聲遠遠偏離載波頻率。

例如,數(shù)據轉換器采樣實際使用的時鐘頻率一般稱為遠遠偏離載波相位噪聲。該噪聲的限值通常稱為相位噪底,如圖2所示。該圖所示為ADI HMC1032LP6GE時鐘發(fā)生器的實際測量圖。相位噪底在數(shù)據轉換器應用中顯得格外重要,其原因在于轉換器SNR對其時鐘輸入端的寬帶噪聲極其敏感。當設計師評估時鐘發(fā)生器選項時,必須把相位噪底性能作為一項關鍵基準指標。

圖2.HMC1032LP6GE的相位噪聲和抖動性能

在圖2中,工作頻率為~160MHz時,積分相位抖動為~112fs rms,積分帶寬為12 kHz至20MHz,相位噪底為~–168dBc/Hz。這里值得注意的是,在為數(shù)據轉換器選擇最合適的時鐘發(fā)生器時,設計師不僅要參考頻域的相位噪聲測量值,同時也要參考時域的時鐘信號質量測量值,比如占空比、上升/下降時間。

數(shù)據轉換器的性能

為了描述時鐘噪聲對數(shù)據轉換器性能的影響,不妨將轉換器視為一個數(shù)字混頻器,二者僅存在一個細微差異。在混頻器中,LO的相位噪聲將添加到被混頻的信號中。在數(shù)據轉換器中,時鐘的相位噪聲將疊加到轉換輸出中,但受信號與時鐘頻率之比的抑制。時鐘抖動會導致采樣時間錯誤,表現(xiàn)為SNR下降。(時間抖動(T抖動)即是采樣時間中的rms誤差,單位為秒)

在有些應用中,可能會利用時鐘濾波器來減少時鐘信號的抖動,但這種方法存在顯著的缺陷:

濾波器雖然可能會消除時鐘信號的寬帶噪聲,但窄帶噪聲卻保持不變。

濾波器的輸出通常是一個類似于正弦波的慢壓擺率,會影響時鐘信號對時鐘路徑內部噪聲的敏感度。

濾波器消除了靈活性,無法更改時鐘頻率以實施多個采樣速率架構。

一種更實際的辦法是用一個擁有快壓擺率和高輸出驅動能力的低噪聲時鐘驅動器來最大化時鐘信號的斜率。這種方法可以優(yōu)化性能,原因如下:

消除時鐘濾波器之后可以降低設計的復雜性,減少組件數(shù)量。

快速上升時間會抑制ADC時鐘路徑內部的噪聲。

窄帶和寬帶噪聲都可以通過選擇最佳時鐘源來優(yōu)化。

編程時鐘發(fā)生器可實現(xiàn)不同的采樣速率,因而可以增加解決方案對不同應用的適應能力。

超低時鐘噪底至關重要。遠遠偏離載波的時鐘抖動噪聲在ADC中采樣,并疊加進ADC數(shù)字輸出頻段中。該頻段受奈奎斯特頻率限制,后者定義為:

時鐘抖動通常由ADC時鐘信號的寬帶白噪底所主導。雖然ADC的SNR性能取決于多種因素,但時鐘信號寬帶抖動的影響由下式決定:

如上式所示,與混頻器不同,時鐘抖動的SNR貢獻與ADC模擬輸入頻率(fIN)成正比。

在驅動ADC時,時鐘噪聲受時鐘驅動器路徑中的帶寬限制,一般由ADC時鐘輸入電容主導。寬帶時鐘噪聲會調制較大的輸入信號并疊加進ADC輸出頻譜中。時鐘路徑的相位噪聲會降低輸出SNR性能,降幅與輸入信號的幅度和頻率成比例。最差情況是,在存在小信號的情況下還存在較大的高頻信號。

在現(xiàn)代無線電通信系統(tǒng)中,情況經常是,輸入端存在多個載波信號,然后在DSP中對各目標信號進行過濾,以匹配信號帶寬。在許多情況下,處于一個頻率的較大的無用信號會與時鐘噪聲混合,結果會降低ADC通帶中其他頻率下的可用SNR。在這種情況下,目標SNR為所需信號帶寬中的SNR。另外,上面的SNRJITTER值實際上是相對于最大信號(通常是一個無用信號或阻塞信號)的幅度的。

所需目標信號頻段中的輸出噪聲取決于:

在給定輸入頻率下,計算時鐘噪聲和較大無用信號條件下ADC性能的降幅;例如,計算ADC全帶寬中的SNR。

用所需信號帶寬與數(shù)據轉換器全帶寬之比計算所需信號帶寬中的SNR。

基于無用信號在滿量程以下的幅度增大該值。

步驟b的結果只是為了按以下方式修正前面所示的SNR等式:

SNRJITTER:在存在頻率為fin的大信號且采樣速率為fs的條件下,時鐘抖動在帶寬fBW中的SNR貢獻。

fIN:滿量程無用信號的輸入頻率,單位為Hz。

TJITTER:ADC時鐘的輸入抖動,單位為秒。

fBW:所需輸出信號的帶寬,單位為Hz。

fs:數(shù)據轉換器的采樣速率,單位為Hz。

SNRDC:數(shù)據轉換器在直流輸入條件下的SNR,單位為dB

最后,在存在滿量程阻塞信號的條件下,目標信號頻段中的最大可用SNR只是抖動與直流貢獻噪聲功率之和。

例如,對于ENOB為12.5位(直流)或者SNR為75dB的500MSPS數(shù)據轉換器,則在相當于采樣速率一半的帶寬中在250MHz的頻率下進行評估。如果目標信號的帶寬為5 MHz,則在接近直流時的可能SNR (帶寬為5MHz,時鐘完美)為75+10×log10 (250/5) =92 dB。

然而,ADC時鐘并不完美;根據圖3所示,在5MHz所需信號帶寬中的性能下降效應為x軸頻率下大無用信號輸入的函數(shù)。隨著抖動的增加,無用信號的影響變得更加嚴重,隨著輸入頻率的增加,情況同樣如此。如果無用信號的幅度下降,可用SNR將按比例增加。

圖3.ADC SNR與時鐘抖動和輸入頻率的關系

例如,如果在200MHz輸入下對一個滿量程5MHz無用W-CDMA信號進行采樣,采用一個高質量的500MHz時鐘(如HMC1034LP6GE),且運行于整數(shù)模式下時抖動為70 fs,則附近5MHz通道中的SNR約為91dB。相反,如果時鐘抖動降至500fs,則同一數(shù)據轉換器和信號只會表現(xiàn)出81dB的SNR,相當于性能下降10dB。

在400MHz下把同一信號輸入數(shù)據轉換器,70fs的時鐘會產生88dB的SNR。類似地,在500fs的時鐘下,SNR值會降至僅75dB。

綜上所述,為時鐘生成和數(shù)據轉換選擇正確的組件可使您從給定架構中獲得最佳的性能。在選擇時鐘發(fā)生器時要考慮的重要標準有相位抖動相位噪底,它們會影響被驅動的數(shù)據轉換器的SNR。對于選定的時鐘發(fā)生器,其低相位噪底和低積分相位抖動特性有助于最小化多載波應用中SNR性能在較高ADC輸入頻率下的降幅。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

原文標題:慎重選擇時鐘發(fā)生器,別讓這兩個指標影響您的數(shù)據轉換器

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    超低抖動時鐘發(fā)生器與串行鏈路系統(tǒng)性能的優(yōu)化

    的范圍在100fs至300fs之間。這個12kHz-20MHz的標準相位噪聲集成范圍包括鎖相環(huán) (PLL) 頻帶內和頻帶外 (VCO) 噪聲的影響?;鶞?b class='flag-5'>時鐘發(fā)生器的
    發(fā)表于 09-05 16:07

    時鐘發(fā)生器性能對數(shù)據轉換的影響

    時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮
    發(fā)表于 10-18 11:29

    時鐘發(fā)生器相位噪聲抖動性能為什么會影響到數(shù)據轉換?

    系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據轉換,在向數(shù)據轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮
    發(fā)表于 07-30 07:57

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾
    發(fā)表于 09-18 08:46 ?1587次閱讀
    評估低<b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源<b class='flag-5'>噪聲</b>抑制<b class='flag-5'>性能</b>

    數(shù)據轉換時鐘發(fā)生器件對系統(tǒng)性能的影響

    系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據轉換,在向數(shù)據轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮
    發(fā)表于 11-17 02:00 ?948次閱讀
    數(shù)據轉換<b class='flag-5'>器</b>中<b class='flag-5'>時鐘發(fā)生器</b>件對系統(tǒng)<b class='flag-5'>性能</b>的影響

    AD9523時鐘發(fā)生器性能特點及應用分析

    AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
    的頭像 發(fā)表于 07-04 06:18 ?4039次閱讀

    如何選擇合適的時鐘發(fā)生器

    系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據轉換,在向數(shù)據轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮
    的頭像 發(fā)表于 11-22 11:34 ?2983次閱讀
    如何選擇合適的<b class='flag-5'>時鐘發(fā)生器</b>

    AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據表

    AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據表
    發(fā)表于 03-22 19:57 ?0次下載
    AD9540:655 MHz低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據表

    Cypress時鐘發(fā)生器的分類,它有哪些應用

    Cypress時鐘發(fā)生器應用在車輛、工業(yè)生產、消費品和網絡服務的EMI降低和非EMI降低時鐘發(fā)生器。 Cypress具有廣泛的時鐘發(fā)生器組合,兼容700MHz的頻率和不超過0.7PS的RMS
    發(fā)表于 04-22 09:02 ?1044次閱讀

    超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能

    超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
    發(fā)表于 11-04 09:50 ?0次下載
    超低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>如何優(yōu)化串行鏈路系統(tǒng)<b class='flag-5'>性能</b>

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

    采用PLL的時鐘發(fā)生器廣泛用于網絡設備中,用于生成高精度和低抖動參考時鐘或保持同步網絡操作。大多數(shù)時鐘振蕩器使用理想、干凈的電源給出其抖動
    的頭像 發(fā)表于 03-08 15:33 ?1414次閱讀
    評估低<b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源<b class='flag-5'>噪聲</b>抑制

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

    本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用
    的頭像 發(fā)表于 04-11 11:06 ?1588次閱讀
    評估低<b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源<b class='flag-5'>噪聲</b>抑制

    時鐘發(fā)生器性能對數(shù)據轉換的影響

    時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮
    發(fā)表于 11-28 14:33 ?0次下載
    <b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>性能</b>對數(shù)據轉換<b class='flag-5'>器</b>的影響

    LMK03318超低噪聲抖動時鐘發(fā)生器系列數(shù)據表

    電子發(fā)燒友網站提供《LMK03318超低噪聲抖動時鐘發(fā)生器系列數(shù)據表.pdf》資料免費下載
    發(fā)表于 08-21 09:53 ?0次下載
    LMK03318超低<b class='flag-5'>噪聲</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>系列數(shù)據表

    CDC421Axxx高性能相位噪聲時鐘發(fā)生器數(shù)據表

    電子發(fā)燒友網站提供《CDC421Axxx高性能相位噪聲時鐘發(fā)生器數(shù)據表.pdf》資料免費下載
    發(fā)表于 08-23 10:38 ?0次下載
    CDC421Axxx高<b class='flag-5'>性能</b>低<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據表