0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新增FPGA硬件在環(huán)測試的結果和過程分析

MATLAB ? 來源:djl ? 2019-08-02 23:18 ? 次閱讀

HDL Verifier 發(fā)布新功能用來加快 FPGA 在環(huán) (FIL) 驗證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實現(xiàn)更高的仿真時鐘頻率。現(xiàn)在,系統(tǒng)工程師和研究人員可以自信地快速確認和驗證 FPGA 設計在系統(tǒng)中按預期方式工作,從而節(jié)省開發(fā)時間。

隨著信號處理、視覺影像處理和控制系統(tǒng)算法的復雜度不斷增加,在 FPGA 板上對硬件實現(xiàn)進行仿真,可以幫助驗證設計在其系統(tǒng)環(huán)境中的工作情況。用于 FIL 驗證的 HDL Verifier 自動設置 MATLABSimulink 測試環(huán)境,并將其與運行于 FPGA 開發(fā)板上的設計相連接。這有助于實現(xiàn)在實際硬件上運行的 FPGA 設計的高逼真度協(xié)同仿真,同時復用開發(fā)階段使用的測試環(huán)境。

使用 HDL Verifier 在代碼生成前用測試工作臺對設計進行仿真,確保沒有運行時錯誤。

MATLAB R2016b允許工程師為其 FPGA 系統(tǒng)時鐘指定一個自定義頻率,時鐘頻率可比以前使用 FIL 的時候快五倍。對于在以 FPGA 為目標時使用超頻因子的設計,如控制應用程序,可以使用較大的數(shù)據(jù)輸出規(guī)模來提高吞吐量。工程師現(xiàn)在還可以利用 FIL(使用 PCI Express接口)來加快 MATLAB 和 Simulink 以及 Xilinx KC705/VC707 和 Intel Cyclone V GT/Stratix V DSP 開發(fā)板之間的通信,仿真速度比千兆以太網(wǎng)快 3-4 倍。

“隨著電子系統(tǒng)日益復雜,作為驗證步驟,精確地驗證設計原型變得至關重要。” MathWorks 的產(chǎn)品經(jīng)理 Jack Erickson 說,“現(xiàn)在,HDL Verifier 允許工程師在真實硬件上以現(xiàn)實的時鐘頻率快速運行設計。能夠從 MATLAB/Simulink 這樣方便的算法開發(fā)環(huán)境進行 FPGA 在環(huán)仿真,使硬件設計驗證大幅簡化?!?/p>

MathWorks是數(shù)學計算軟件領域世界領先的開發(fā)商。它所推出的MATLAB是一種用于算法開發(fā)、數(shù)據(jù)分析、可視化和數(shù)值計算的程序設計環(huán)境,稱為“科學計算的語言”。Simulink是一種圖形環(huán)境,可用于對多域動態(tài)系統(tǒng)和嵌入式系統(tǒng)進行仿真和基于模型設計。全球的工程師和科學家們都依賴于MathWorks公司提供的產(chǎn)品系列,來加快在汽車、航空、電子、金融服務、生物醫(yī)藥以及其他行業(yè)的發(fā)明、創(chuàng)新及開發(fā)的步伐。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1636

    文章

    21841

    瀏覽量

    608503
  • 嵌入式系統(tǒng)

    關注

    41

    文章

    3648

    瀏覽量

    130115
收藏 人收藏

    評論

    相關推薦

    橡膠體積表面電阻率測試過程中,電磁干擾對測試結果的影響,如何有效屏蔽

    使用體積表面電阻率測試儀對橡膠進行電學性能測試時,電磁干擾是一個不容忽視的關鍵因素。測試儀的工作原理基于對通過橡膠試樣的電流進行精準測量,進而推算出電阻值。然而,電磁干擾會對這一
    的頭像 發(fā)表于 03-13 13:14 ?11次閱讀
    <b class='flag-5'>在</b>橡膠體積表面電阻率<b class='flag-5'>測試過程</b>中,電磁干擾對<b class='flag-5'>測試</b><b class='flag-5'>結果</b>的影響,如何有效屏蔽

    加速電機控制器開發(fā):EasyGo硬件環(huán)測試平臺一站式解決方案

    。以高靈活性、可靠性,助力電機控制技術研發(fā),滿足多領域應用需求,為用戶降本增效。 一、電機控制器硬件環(huán)測試平臺 電機控制器硬件
    發(fā)表于 01-16 11:48

    汽車HiL測試:利用TS-GNSS模擬器掌握硬件性能的仿真藝術

    一、汽車HiL測試的概念 硬件環(huán)(Hardware-in-the-Loop,簡稱HiL)仿真測試,是模型基于設計(Model-Based
    的頭像 發(fā)表于 11-22 16:21 ?606次閱讀
    汽車HiL<b class='flag-5'>測試</b>:利用TS-GNSS模擬器掌握<b class='flag-5'>硬件</b>性能的仿真藝術

    ESD HBM測試差異較大的結果分析

    ESD HBM測試結果差異較大的原因,通常包括設備/儀器差異、?校準和維護水平不同、?環(huán)境條件差異、?測試樣本差異、?測試操作員技能和經(jīng)驗差異以及
    的頭像 發(fā)表于 11-18 15:17 ?720次閱讀
    ESD HBM<b class='flag-5'>測試</b>差異較大的<b class='flag-5'>結果</b><b class='flag-5'>分析</b>

    【干貨分享】硬件環(huán)仿真(HiL)測試

    一、HiL是什么?硬件環(huán)仿真(Hardware-in-the-Loop,簡稱HIL)是真的控制器連接假的被控對象,以一種高效低成本的方式對控制器進行全面測試。它是一種用于復雜設備控制
    的頭像 發(fā)表于 09-19 17:15 ?1427次閱讀
    【干貨分享】<b class='flag-5'>硬件</b><b class='flag-5'>在</b><b class='flag-5'>環(huán)</b>仿真(HiL)<b class='flag-5'>測試</b>

    EasyGo使用筆記丨分布式光伏集群并網(wǎng)控制硬件環(huán)仿真應用

    比例新能源接入”的背景下,開發(fā)一個基于硬件環(huán)技術的平臺,用以仿真測試光伏逆變器及其控制策略,顯得尤為迫切且具有重大的實際價值。其不但能夠保證仿真
    發(fā)表于 07-12 17:20

    EasyGo使用筆記丨分布式光伏集群并網(wǎng)控制硬件環(huán)仿真應用

    “高比例新能源接入”的背景下,開發(fā)一個基于硬件環(huán)技術的平臺,用以仿真測試光伏逆變器及其控制策略,顯得尤為迫切且具有重大的實際價值。其不但
    的頭像 發(fā)表于 07-12 17:13 ?471次閱讀
    EasyGo使用筆記丨分布式光伏集群并網(wǎng)控制<b class='flag-5'>硬件</b><b class='flag-5'>在</b><b class='flag-5'>環(huán)</b>仿真應用

    EasyGo實時仿真丨飛輪儲能系統(tǒng)硬件環(huán)仿真測試

    飛輪儲能系統(tǒng)由三相PWM整流器、飛輪驅動系統(tǒng)和H橋變換電路三個單元組合而成。本篇中我們對飛輪儲能系統(tǒng)進行拆分,分別將控制算法與被控電路拓撲部署到基于PPEC平臺的真實控制板與EasyGo PXIBox實時仿真器,來進行飛輪儲能系統(tǒng)硬件
    的頭像 發(fā)表于 06-28 11:57 ?1810次閱讀
    EasyGo實時仿真丨飛輪儲能系統(tǒng)<b class='flag-5'>硬件</b><b class='flag-5'>在</b><b class='flag-5'>環(huán)</b>仿真<b class='flag-5'>測試</b>

    雙線磁環(huán)共模電感測試中出現(xiàn)異常的原因分析

    電子發(fā)燒友網(wǎng)站提供《雙線磁環(huán)共模電感測試中出現(xiàn)異常的原因分析.docx》資料免費下載
    發(fā)表于 06-03 14:50 ?0次下載

    影響氣密性測試結果的原因分析及解決方案分享

    影響氣密性測試結果的原因分析及解決方案分享現(xiàn)在的制造業(yè),對產(chǎn)品的氣密性能都是要求很高的,通過氣密性測試能檢測出產(chǎn)品使用時是否會出現(xiàn)滲漏、漏
    的頭像 發(fā)表于 05-30 08:30 ?2183次閱讀
    影響氣密性<b class='flag-5'>測試</b><b class='flag-5'>結果</b>的原因<b class='flag-5'>分析</b>及解決方案分享

    FPGA開發(fā)如何降低成本,比如利用免費的IP內核

    。 驗證和測試:集成IP內核后,需要對整個設計進行驗證和測試,以確保內核的正確性和性能。這可以通過仿真、硬件環(huán)
    發(fā)表于 04-28 09:41

    硬件測試服務項目的重要性和作用

    服務項目的定義與重要性 硬件測試服務項目是對硬件設備(如結構、PCBA、關鍵部件等)進行差錯檢查的過程,旨在保證產(chǎn)品的質量和性能。
    的頭像 發(fā)表于 03-28 09:54 ?934次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>測試</b>服務項目的重要性和作用

    fpga原型驗證平臺與硬件仿真器的區(qū)別

    FPGA原型驗證平臺與硬件仿真器芯片設計和驗證過程中各自發(fā)揮著獨特的作用,它們之間存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-15 15:07 ?1406次閱讀

    fpga驗證和測試的區(qū)別

    FPGA驗證和測試芯片設計和開發(fā)過程中都扮演著重要的角色,但它們各自有著不同的側重點和應用場景。
    的頭像 發(fā)表于 03-15 15:03 ?1426次閱讀

    fpga仿真是什么

    FPGA仿真是一種驗證FPGA設計正確性的過程,主要用來分析設計電路邏輯關系的正確性。FPGA
    的頭像 發(fā)表于 03-15 13:59 ?1815次閱讀