什么是靜態(tài)時(shí)序分析?

通俗來說:在輸入信號(hào)到輸出信號(hào)中,因?yàn)榻?jīng)過的傳輸路徑、寄存器、門電路等器件的時(shí)間,這個(gè)時(shí)間就是時(shí)序。開發(fā)工具不知道我們路徑上的要求,我們通過時(shí)序約束來告訴開發(fā)工具,根據(jù)要求,重新規(guī)劃,從而實(shí)現(xiàn)我們的時(shí)序要求,達(dá)到時(shí)序的收斂。
我們對(duì)整個(gè)設(shè)計(jì)添加時(shí)序約束,讓整個(gè)設(shè)計(jì)。
時(shí)序的欠約束:約束的少了;
時(shí)序的過約束:約束了過了;
時(shí)序基本概念:時(shí)鐘

建立時(shí)間setup和保持時(shí)間hold
建立時(shí)間:在時(shí)鐘上升沿前,數(shù)據(jù)不能改變的最小時(shí)間;
保持時(shí)間:在數(shù)據(jù)上升沿后,數(shù)據(jù)不能改變的最小時(shí)間;

例子



三種時(shí)序路徑



分析一個(gè)寄存器的延時(shí)

setup slack余量,這個(gè)時(shí)間是差了一個(gè)時(shí)鐘周期;
數(shù)據(jù)達(dá)到時(shí)間,首先是發(fā)射時(shí)鐘+時(shí)鐘到REG1的延時(shí)+reg1的延時(shí)+傳輸路徑的延時(shí)
數(shù)據(jù)時(shí)間需求:鎖存時(shí)鐘+時(shí)鐘到reg2的延時(shí)-setup時(shí)間

hold時(shí)間余量,這里分析的應(yīng)該是同一個(gè)周期里面的時(shí)間,這個(gè)時(shí)間是對(duì)齊的;

-
FPGA
+關(guān)注
關(guān)注
1645文章
22026瀏覽量
617639 -
時(shí)序設(shè)計(jì)
+關(guān)注
關(guān)注
0文章
21瀏覽量
44017
原文標(biāo)題:FPGA學(xué)習(xí)-時(shí)序分析基礎(chǔ)001
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
西門子再收購EDA公司 西門子宣布收購Excellicon公司 時(shí)序約束工具開發(fā)商

FPGA時(shí)序約束之設(shè)置時(shí)鐘組

【火爆】全國大學(xué)生FPGA大賽配套圖像教學(xué)視頻已連載更新40+期

一文詳解Vivado時(shí)序約束

【國產(chǎn)FPGA必備教程】——紫光同創(chuàng)FPGA圖像視頻教程,適用于小眼睛FPGA盤古全系列開發(fā)板
xilinx FPGA IOB約束使用以及注意事項(xiàng)

Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開發(fā)指南
助力AIoT應(yīng)用:在米爾FPGA開發(fā)板上實(shí)現(xiàn)Tiny YOLO V4
時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

Verilog vhdl fpga
KiCad 7中添加網(wǎng)絡(luò)類(一)

常用時(shí)序約束使用說明-v1
高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮

評(píng)論