基于低密度奇偶校驗(yàn)碼的數(shù)據(jù)協(xié)調(diào)技術(shù)
推薦 + 挑錯(cuò) + 收藏(0) + 用戶評(píng)論(0)
低密度奇偶校驗(yàn)碼( LDPC)是一種(n,k)線性分組碼。當(dāng)分組碼碼長(zhǎng)較短時(shí),利用常規(guī)的編碼方法可以完成編碼工作。但隨著分組碼碼長(zhǎng)的增加,利用常規(guī)LDPC的編碼方式編碼,計(jì)算機(jī)的內(nèi)存難以承擔(dān)。為了解決以上問題,提出兩種有效的編譯碼方案。首先,該數(shù)據(jù)協(xié)調(diào)方案不同于傳統(tǒng)校驗(yàn)位譯碼,利用邊信息和原始數(shù)據(jù)產(chǎn)生的校驗(yàn)子進(jìn)行聯(lián)合譯碼;其次,將校驗(yàn)矩陣以稀疏矩陣的形式存儲(chǔ),利用雙向十字循環(huán)鏈表只記錄1的位置的方式存儲(chǔ)校驗(yàn)矩陣,這樣可極大地節(jié)省內(nèi)存空間;最后,通過C語言實(shí)現(xiàn)可提高編譯碼的有效性。實(shí)驗(yàn)中選取碼長(zhǎng)105的分組長(zhǎng)度,譯碼器誤碼率( BER)收斂于1.0 dB,每一分組譯碼時(shí)間僅需4s,譯碼收斂后速率達(dá)到24. 85 kb/s,時(shí)效性較強(qiáng)。
非常好我支持^.^
(0) 0%
不好我反對(duì)
(0) 0%
下載地址
基于低密度奇偶校驗(yàn)碼的數(shù)據(jù)協(xié)調(diào)技術(shù)下載
相關(guān)電子資料下載
- 使用MODBUS協(xié)議的時(shí)候可以不用設(shè)置數(shù)據(jù)幀格式了嗎? 475
- CRC校驗(yàn)碼的多種Verilog實(shí)現(xiàn)方式 2795
- 循環(huán)冗余校驗(yàn)碼(CRC)的基本原理及生成方法 3972
- 如何在IAR Embedded Workbench中配置生成對(duì)應(yīng)代碼區(qū)域的CRC校驗(yàn)碼 1061
- CRC校驗(yàn)碼的多種Verilog實(shí)現(xiàn)方式 3078
- 工控常用LRC XOR累加和CRC校驗(yàn)工具校驗(yàn)碼自動(dòng)生成軟件多計(jì)算方式 2849
- 計(jì)算機(jī)組成原理—校驗(yàn)碼 3947
- 基于FPGA的CRC校驗(yàn)碼生成器設(shè)計(jì) 627
- 利用CRC模塊加速校驗(yàn)碼的計(jì)算 2133
- 季豐推出新一代驗(yàn)板機(jī) 1351