電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>EDA/IC設計>用FPGA技術(shù)實現(xiàn)模擬雷達信號

用FPGA技術(shù)實現(xiàn)模擬雷達信號

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

虛擬儀器設計的雷達信號模擬系統(tǒng)

或評估,如果為每種雷達信號設計專用的信號發(fā)生模塊,將極大的耗費成本。如果使用虛擬儀器技術(shù),集成高性能的商用測試儀器,通過編程設計系統(tǒng)的功能,可以有效模擬多種雷達信號,并以較大的靈活性對雷達信號的參數(shù)進行設置,克
2018-10-10 08:54:005072

DDS器件AD9858實現(xiàn)復雜雷達信號源 (圖)

DDS器件AD9858實現(xiàn)復雜雷達信號源 (圖)摘 要:本文簡要介紹DDS器件AD9858的系統(tǒng)結(jié)構(gòu)和基本原理,以及使用AD9858實現(xiàn)復雜雷達信號源的原理和方法,并以AD9858產(chǎn)生二相碼為例
2008-09-22 09:48:55

雷達回波發(fā)生器的主要技術(shù)指標有什么?

難以在完全真實的環(huán)境中進行。因此,通過數(shù)字模擬的方法真實地模擬雷達回波信號很有意義。雷達回波發(fā)生器是數(shù)字仿真技術(shù)雷達技術(shù)相結(jié)合的產(chǎn)物,它通過仿真模擬的方法產(chǎn)生目標和環(huán)境信息的回波信號。利用這種回波信號雷達信號處理機進行調(diào)試、分析和*估,已成為現(xiàn)代雷達信號處理機研制和生產(chǎn)的重要手段。
2019-08-21 06:33:06

雷達回波系統(tǒng)的應用研究

數(shù)據(jù)采集卡已經(jīng)成為實現(xiàn)各種數(shù)據(jù)采集、存儲、處理等核心單元。由于雷達回波信號通常為模擬信號,所以準確地將雷達模擬量回波信號量化處理,構(gòu)建穩(wěn)定可靠的數(shù)據(jù)采集系統(tǒng),是后續(xù)數(shù)字信號分析等功能實現(xiàn)的重要前提。雷達
2016-07-01 11:47:58

一種基于FPGA嵌入式系統(tǒng)的雷達信號模擬器系統(tǒng)設計

在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對場外試飛的一大優(yōu)勢。FPGA作為高性能數(shù)字信號處理系統(tǒng)中的關(guān)鍵部件,在雷達信號模擬雷達信號采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)雷達
2019-07-10 07:30:35

一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設計論述

本文論述一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設計實現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進頻、步進頻+線性調(diào)頻等多種波形的雷達回波信號,并可產(chǎn)生雙目標和參數(shù)可控的帶限高斯白噪聲,可模擬
2019-07-19 07:26:14

典型雷達航跡的仿真與實現(xiàn)

O 引言在各種雷達訓練和信號模擬器中,都需要進行航跡模擬及航跡顯示,以便于為仿真平臺提供信號源。對于便攜式雷達模擬器來說,無法使用PC,需用嵌入式系統(tǒng)來實現(xiàn)人機交互及信號處理。但當前絕大部分的航跡
2019-07-10 08:11:02

分享一款不錯的基于AD9957的多波形雷達信號產(chǎn)生器實現(xiàn)方案

本文討論的基于AD9957的多波形雷達信號產(chǎn)生器實現(xiàn)方案,融合了RS 232串口通信、FPGA和DDS等多種技術(shù),具有數(shù)字化、多功能和可編程的特點,并在模塊化設計方面做了一些探索和嘗試性研究。
2021-04-12 07:05:44

利用DSP和FPGA技術(shù)的低信噪比雷達信號檢測設計介紹

  我國目前的海事雷達大多為進口雷達,有效探測距離小,在信噪比降為3 dB時已經(jīng)無法識別信號。隨著微電子技術(shù)的迅猛發(fā)展,高速A/D(模擬/數(shù)字轉(zhuǎn)換)和高速數(shù)字信號處理器件(Digital
2019-07-04 06:55:39

基于FPGA模擬電路的產(chǎn)生模擬波形的控制信號設計實現(xiàn)

得很好.對于連續(xù)漸變的信號不能夠很好地處理,而這恰恰正是模擬電路的優(yōu)勢所在。本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號,然后通過模擬電路來處理漸變信號,這樣町以得到各種清晰的波形。
2019-07-12 06:18:44

基于FPGA和DSP的雷達模目信號設計

實時計算所需要的回波,從而實現(xiàn)雷達目標回波的模擬,這樣可以在沒有陣面數(shù)據(jù)的情況下,使信號處理分系統(tǒng)調(diào)試能夠正常進行,從而不影響科研進度,做到有問題早發(fā)現(xiàn)。  1 系統(tǒng)原理  由于要調(diào)試的是PD體制雷達
2011-07-13 09:09:26

基于FPGA雷達測距系統(tǒng)研究[回映分享]

模數(shù)轉(zhuǎn)換、FFT快速、準確的要求,并且具有高度集成、高可靠性和可編程等特點,減少了系統(tǒng)硬件開發(fā)周期,所以選用基于FPGA實現(xiàn)雷達信號處理系統(tǒng)的設計。回映電子是一家基于Edge-AI技術(shù)的個護健康
2021-12-27 17:08:50

基于FPGA雷達線性調(diào)頻信號實現(xiàn)

王玲,邱軍海,王世橋(煙臺工程職業(yè)技術(shù)學院山東煙臺264006)線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)
2019-07-08 07:38:45

基于FPGA雷達脈沖壓縮系統(tǒng)該怎么設計?

脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。
2019-10-08 11:16:45

基于CPCI接口DSP板的雷達目標模擬

信號并輸出。利用DSP/FPGA的高速計算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(DRFM)技術(shù),可以實現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復雜方式下的目標回波信號的實時模擬,檢測雷達的跟蹤
2019-06-03 05:00:08

基于CPLD的雷達仿真信號實現(xiàn)方案

成本,而且還給系統(tǒng)軟件設計增加不必要的負擔。為此,提出了一種基于CPLD的雷達仿真信號實現(xiàn)方案,它能為機載雷達測試系統(tǒng)提供所需的多種典型的重頻脈沖及制導信號
2020-12-08 06:09:34

基于DAC5687的高速多通道信號模擬器系統(tǒng)設計

、高可靠性等特點,因此FPGA 應用于高速多通道雷達信號模擬器可大大提高系統(tǒng)設計的靈活性和系統(tǒng)的擴展性。本文設計的高速多通道信號模擬器系統(tǒng)可廣泛應用于通信、雷達信號模擬產(chǎn)生, 為雷達設備, 特別是接收機
2019-07-10 08:16:48

基于DDS原理和FPGA技術(shù)的基本信號發(fā)生器設計

信息顯示在LCD液晶顯示屏上。各硬件模塊之間的協(xié)調(diào)工作通過嵌入式軟核處理器NiosⅡ編程實現(xiàn)控制。本設計所搭建的LCD12864控制器是通過編程實現(xiàn)的IP核。關(guān)鍵詞:DDS;FPGA技術(shù);順序存儲;NiosⅡ;IP核
2019-06-21 07:10:53

基于DSP+FPGA雷達信號模擬器系統(tǒng)設計

在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對場外試飛的一大優(yōu)勢。FPGA作為高性能數(shù)字信號處理系統(tǒng)中的關(guān)鍵部件,在雷達信號模擬雷達信號采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)雷達
2019-07-15 06:48:33

基于DSP和FPGA技術(shù)的低信噪比雷達信號檢測

我國目前的海事雷達大多為進口雷達,有效探測間隔小,在信噪比降為3 dB時已經(jīng)無法識別信號。隨著微電子技術(shù)的迅猛發(fā)展,高速A/D(模擬/數(shù)字轉(zhuǎn)換)和高速數(shù)字信號處理器件(DIGItal Signal
2018-08-15 09:43:14

基于多相濾波結(jié)構(gòu)的雷達信號檢測技術(shù)

基于多相濾波結(jié)構(gòu)的雷達信號檢測技術(shù)
2012-08-20 13:00:33

基于虛擬儀器的雷達信號系統(tǒng)模擬

評估,如果為每種雷達信號設計專用的信號發(fā)生模塊,將極大的耗費成本。如果使用虛擬儀器技術(shù),集成高性能的商用測試儀器[1],通過編程設計系統(tǒng)的功能,可以有效模擬多種雷達信號,并以較大的靈活性對雷達信號的參數(shù)進行設置,克服通用性差的問題,滿足多種多樣的應用要求。
2019-07-11 08:12:25

如何使用SoC FPGA實現(xiàn)汽車雷達的數(shù)字化處理

使用SoC FPGA,實現(xiàn)汽車雷達的數(shù)字化處理本白皮書介紹使用Altera? 低成本Cyclone? V SoC FPGA實現(xiàn)典型雷達系統(tǒng)數(shù)字化處理的可行性。與定制ASIC 相比,這一方法的優(yōu)勢
2013-11-13 15:56:28

如何利用FPGA實現(xiàn)模擬信號波形?

本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號,然后通過模擬電路來處理漸變信號,這樣町以得到各種清晰的波形。
2021-04-21 06:53:28

如何利用FPGA構(gòu)建一種通用的雷達回波信號實時模擬系統(tǒng)?

本文以FPGA為核心構(gòu)建了一種通用的雷達回波信號實時模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號模擬的運算單元,充分利用了FPGA資源豐富、并行處理能力強的特點,提高了系統(tǒng)的實時性;采用System
2021-04-29 06:14:20

如何利用DDS實現(xiàn)信號模擬器設計?

的人力和物力而且使研制周期變長。因此,目標模擬器一數(shù)字模擬技術(shù)雷達技術(shù)相結(jié)合發(fā)展起來的專門的系統(tǒng),它為雷達信號處理系統(tǒng)和顯示終端技術(shù)指標的測試以及性能驗證提供必要條件。
2019-08-01 06:12:32

如何利用DSP和FPGA技術(shù)檢測低信噪比雷達信號?

我國目前的海事雷達大多為進口雷達,有效探測距離小,在信噪比降為3 dB時已經(jīng)無法識別信號。隨著微電子技術(shù)的迅猛發(fā)展,高速A/D(模擬/數(shù)字轉(zhuǎn)換)和高速數(shù)字信號處理器件(Digital Signal
2019-08-05 07:30:20

如何設計并實現(xiàn)模擬雷達信號發(fā)生器?

模擬雷達信號發(fā)生器的結(jié)構(gòu)是怎樣組成的?如何設計并實現(xiàn)模擬雷達信號發(fā)生器?
2021-04-29 07:20:27

探一探毫米波雷達技術(shù)的發(fā)展趨勢

算法。數(shù)字信息處理是毫米波雷達穩(wěn)定性、可靠性的核心。數(shù)字信號處理可以通過DSP芯片或FPGA芯片來實現(xiàn)。DSP芯片即指能夠實現(xiàn)數(shù)字信號處理技術(shù)專用集成電路。DSP芯片是一種快速強大的微處理器,獨特之處
2018-08-03 21:40:13

機載雷達面臨哪些技術(shù)難題?機載雷達信號是如何分布的?

機載雷達面臨哪些技術(shù)難題?機載雷達信號是如何分布的?STAP的基本原理是什么?
2021-06-21 06:22:37

畢設求助(可以有償)——基于FPGA的LFMCW雷達多目標檢測方法

進行驗證。能夠實現(xiàn)LFMCW雷達多目標檢測方法的硬件電路設計。弄清LFMCW雷達的工作原理,系統(tǒng)中傳輸?shù)?b class="flag-6" style="color: red">信號特點;研究檢測算法的特點,verilog語言實現(xiàn)檢測算法,在獲得滿意仿真結(jié)果的基礎上,完成電路的FGPA驗證分析。QQ2784829569
2018-04-08 23:48:36

求一種基于CPLD的雷達仿真信號實現(xiàn)方案

本文提出了一種基于CPLD的雷達仿真信號實現(xiàn)方案,它能為機載雷達測試系統(tǒng)提供所需的多種典型的重頻脈沖及制導信號。
2021-05-06 06:19:25

采用AD9858實現(xiàn)雷達信號源的應用設計

一般的雷達信號實現(xiàn)主要有三種方式:第一種方式是采用DDS和MCU控制器件結(jié)合的方式;第二種是DDS、MCU控制器件和FPGA等可編程器件結(jié)合的方式:第三種是由FPGA等可編程器件實現(xiàn)DDS的方式
2020-11-24 06:39:52

高分懸賞:請問有誰labview做過二次雷達上行信號模擬程序?或者有誰了解怎么做的?

請問有誰labview做過二次雷達上行信號模擬程序?或者有誰了解怎么做的?
2019-12-27 09:58:23

一種雷達回波信號模擬器的設計與實現(xiàn)

本文提出了一種基于CPCI母板和PMC背板的通用雷達回波模擬器的設計與實現(xiàn),重點介紹了基于單片FPGA設計PMC背板,實現(xiàn)雷達回波信號模擬器數(shù)據(jù)合成(噪聲/雜澎目標回波)的設計方
2009-05-08 17:17:4536

基于FPGA模擬信號源系統(tǒng)設計

提出了一種基于現(xiàn)場可編程門陣列(FPGA)的全球定位系統(tǒng)(GPS)衛(wèi)星信號模擬源系統(tǒng)的設計方案。FPGA作為一種常用的可編程器件,將其應用到模擬信號源系統(tǒng)中,并配合射頻模塊,實現(xiàn)
2009-05-26 20:40:0133

基于FPGA 技術(shù)模擬地震信號采集系統(tǒng)設計

數(shù)據(jù)采集系統(tǒng)是整個地震勘探物理模擬實驗系統(tǒng)的關(guān)鍵環(huán)節(jié)。文章介紹運用FPGA 芯片控制,實現(xiàn)對高速模擬地震信號的數(shù)據(jù)采集技術(shù),以及USB.2.0 接口總線軟硬件的實現(xiàn)技術(shù)。該系統(tǒng)
2009-07-08 16:30:5221

一種基于DSP和FPGA雷達信號分選電路設計

設計了一種基于DSP 和FPGA雷達信號分選電路,對密集的雷達信號進行分選識別。系統(tǒng)利用FPGA 采集信號的特征參數(shù)以及對參數(shù)進行預處理;采用了累積差值直方圖算法,根據(jù)信號
2009-07-16 10:52:2526

模擬雷達圖像信號源的原理與設計

本文介紹了模擬雷達圖像信號源的原理與設計,詳細闡述了相關(guān)的工作原理和關(guān)鍵技術(shù)。該設備充分利用AVR 單片機的資源,具有通用性、小型化等優(yōu)點,在雷達領(lǐng)域具有廣闊的應
2009-08-07 09:08:0419

DSP+FPGA 結(jié)構(gòu)在雷達模擬系統(tǒng)中的應用

本文介紹了DSP 和FPGA 在數(shù)字電子設計中的優(yōu)勢,并結(jié)合雷達模擬系統(tǒng)的硬件設計實例,重點闡述了相應的硬件與軟件實現(xiàn)方法。關(guān)鍵詞:DSP FPGA 數(shù)字電路設計雷達模擬系統(tǒng)
2009-08-25 14:33:0115

動態(tài)數(shù)據(jù)表在雷達模擬系統(tǒng)中的應用

動態(tài)雷達回波的長余輝消隱處理和顯示是雷達模擬器的關(guān)鍵技術(shù)。在動態(tài)數(shù)據(jù)表的基礎上,提出了用位圖模擬雷達回波信號的方法和過程,及模擬動態(tài)雷達回波的全屏長余輝消隱
2009-12-07 11:59:0213

基于FPGA模擬信號波形的實現(xiàn)方法

波形發(fā)生器是信號處理領(lǐng)域中必不可少的設備。這里,介紹了基于FPGA模擬電路中階梯波、階梯波等常用漸變信號的波形實現(xiàn)方法,并詳細地闡述了其相應硬件電路的工作原理
2009-12-19 16:17:3040

基于FPGA的DDS信號源設計與實現(xiàn)

基于FPGA的DDS信號源設計與實現(xiàn) 利用DDS和 FPGA 技術(shù)設計一種信號發(fā)生器.介紹了該信號發(fā)生器的工作原理、 設計思路及實現(xiàn)方法.在 FPGA 器件上實現(xiàn)了基于 DDS技
2010-02-11 08:48:05223

新型雷達信號模擬器設計方案

新型雷達信號模擬器設計方案 隨著新體制雷達相繼問世,現(xiàn)代雷達大都采用了以捷變頻和相干信號處理等為代表的新技術(shù),反干擾措施越來越完善,對這些體制
2010-03-22 11:17:5245

基于DSP、DDS和ARM的雷達中頻信號模擬器設計與實現(xiàn)

介紹了一種基于PC+ARM+DSP+DDS體系結(jié)構(gòu)的通用雷達中頻信號模擬器。該系統(tǒng)能夠模擬多種體制的雷達中頻信號,而且不同信號間切換方便、使用靈活。介紹了該系統(tǒng)的硬件設計和在模擬
2010-07-17 14:57:4018

FPGA雷達信號模擬器中的應用

基于FPGA的各種雷達信號產(chǎn)生方法,介紹了在FPGA實現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號質(zhì)量的方法,編程實現(xiàn)了頻率捷變、線性調(diào)頻以及相位編碼等雷達信號的產(chǎn)生。仿真
2010-11-29 18:02:4931

一種近距雷達目標檢測信號處理的FPGA實現(xiàn)

摘 要: 本文在闡述某種近距雷達目標檢測原理和FPGA技術(shù)發(fā)展狀況的基礎上,著重討論用FPGA設計高性能的數(shù)字信號處理系統(tǒng)的方法,并給出一個應用實例。
2006-03-11 13:16:431698

基于FPGA的毫米波多目標信號形成技術(shù)的研究

摘要: 毫米波多目標信號形成是實現(xiàn)毫米波雷達模擬器的關(guān)鍵技術(shù),要求目標分辨精度高、時延差值達ns級是其顯著特點。介紹一種基于可編程邏輯器件FPGA的多目
2009-06-20 15:31:59652

FPGA技術(shù)實現(xiàn)模擬雷達信號

前言 FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)
2009-06-20 15:49:55588

基于DSP和FPGA技術(shù)的低信噪比雷達信號檢測

基于DSP和FPGA技術(shù)的低信噪比雷達信號檢測 我國目前的海事雷達大多為進口雷達,有效探測距離小,在信噪比降為3 dB時已經(jīng)無法識別信號。隨著微電子技術(shù)的迅猛發(fā)展,高速
2009-11-05 10:33:24496

雷達視頻積累算法在FPGA上的實現(xiàn)

雷達視頻積累算法在FPGA上的實現(xiàn) 1 引 言 由于雷達所處的環(huán)境的復雜性,除了地物、云雨、鳥群等干擾外,還可能來自臨近的雷達異步干擾、電臺干擾等。所有的
2009-11-09 16:08:23675

雷達視頻信號模擬器的硬件設計與實現(xiàn)

雷達視頻信號模擬器的硬件設計與實現(xiàn) 2.3視頻信號卡 視頻信號卡為整個系統(tǒng)的核心部分,因其視頻信號的生成所涉及的運算量很大,單個DSP難以生成多路視頻信
2009-11-09 16:19:311091

基于CPCI總線的通用FPGA信號處理板的設計

基于CPCI總線的通用FPGA信號處理板的設計 ?隨著雷達信號處理技術(shù)的不斷發(fā)展以及現(xiàn)代國防對雷達技術(shù)的需求,系統(tǒng)對雷達信號處理的要求也越來越高,需要實時處
2009-11-28 15:07:38922

基于FPGA嵌入式系統(tǒng)的雷達信號模擬

基于FPGA嵌入式系統(tǒng)的雷達信號模擬器 在現(xiàn)代雷達系統(tǒng)的研制和調(diào)試過程中,對雷達性能和指標的測試是一個重要環(huán)節(jié),在這個環(huán)節(jié)中,利用模擬目標信號的方式與外場
2010-02-06 09:25:45771

基于AD9957的多波形雷達信號產(chǎn)生器實現(xiàn)方案

  本文討論的基于AD9957的多波形雷達信號產(chǎn)生器實現(xiàn)方案,融合了RS 232串口通信、FPGA和DDS等多種技術(shù),具有數(shù)字化、多功能和可編程的特點,并在模塊化設計方面做了一些探索
2010-09-16 09:17:352371

基于FPGA和DSP的雷達模目信號設計

本文介紹了一種模目信號設計方法,利用FPGA產(chǎn)生時序及控制,DSP實時計算所需要的回波,從而實現(xiàn)雷達目標回波的模擬,這樣可以在沒有陣面數(shù)據(jù)的情況下,使信號處理分系統(tǒng)調(diào)試能
2011-07-05 09:46:271110

基于CPCI接口DSP板的雷達目標模擬

提出一種基于CPCI接口DSP板的C波段雷達目標模擬器。利用DSP/FPGA的高速計算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(DRFM)技術(shù),可以實現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復雜
2011-08-04 11:22:381648

雷達回波模擬器中頻部分的實現(xiàn)

本文論述一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設計實現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進頻、步進頻+線性調(diào)頻等多種波形的雷達回波信號.
2011-08-05 14:16:422425

基于DSP和FPGA的多波形雷達回波中頻模擬實現(xiàn)

本系統(tǒng)基于自主產(chǎn)生的原理,選用DSP和FPGA為核心處理器,通過合理的算法設計,實現(xiàn)了可兼容多種雷達波形的中頻雷達回波模擬器的設計,采用改進的基于存儲轉(zhuǎn)發(fā)的數(shù)字脈沖延時方法
2011-08-28 17:24:10930

AD9910實現(xiàn)雷達信號發(fā)生器

論述了利用FPGA控制DDS模擬線性調(diào)頻雷達信號的設計方案,并對該方案的仿真結(jié)果進行了分析。實驗結(jié)果表明,基于該方案產(chǎn)生的雷達信號頻譜純凈穩(wěn)定,可以滿足雷達系統(tǒng)的要求。
2011-11-10 13:56:23103

基于FPGA雷達數(shù)字信號處理機設計

本文提出了一種基于FPGA雷達數(shù)字信號處理機設計,接收機采用了脈沖多普勒、數(shù)字波束形成等主流雷達技術(shù)。
2012-03-31 09:53:132559

基于FPGA雷達回波實時模擬器的實現(xiàn)

本文以FPGA為核心構(gòu)建了一種通用的雷達回波信號實時模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號模擬的運算單元,充分利用了FPGA資源豐富、并行處理能力強的特點,提高了系統(tǒng)的實時性;
2012-08-10 13:59:134451

雷達目標信號模擬器的設計與實現(xiàn)

為滿足雷達數(shù)據(jù)處理系統(tǒng)目標跟蹤算法的測試需求,介紹了一種基于USB和FPGA技術(shù)雷達目標信號模擬器設計方案。文中重點討論了模擬器的結(jié)構(gòu)和目標數(shù)據(jù)形成、傳輸、存儲、信號波形
2013-09-02 14:41:0076

基于FPGA+PC104的雷達目標模擬器設計

介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達回波信號的方法。給出了以FPGA為核心采集雷達參數(shù)以及產(chǎn)生雷達目標和干擾信號的硬件實現(xiàn)方法,分析了通過PC104產(chǎn)生理論航跡和
2013-09-25 17:32:3463

基于FPGA雷達信號處理系統(tǒng)設計

基于FPGA雷達信號處理系統(tǒng)設計的論文
2015-10-30 10:38:126

機載脈沖多普勒雷達回波信號模擬

機載脈沖多普勒雷達回波信號模擬,下來看看。
2016-12-24 23:24:2322

基于FPGA的多協(xié)議隔離總線信號模擬器設計

基于FPGA的多協(xié)議隔離總線信號模擬器設計
2017-01-07 19:08:430

基于DSP_FPGA的LFMCW雷達測距信號處理系統(tǒng)設計_陳林軍

基于DSP_FPGA的LFMCW雷達測距信號處理系統(tǒng)設計_陳林軍
2017-03-19 19:07:174

基于DSP、DDS和ARM雷達中頻信號模擬器的硬件設計及應用

雷達信號模擬器是模擬技術(shù)雷達技術(shù)相結(jié)合的產(chǎn)物。它通過模擬的方法產(chǎn)生雷達回波信號,以便在實際雷達系統(tǒng)前端不具備的條件下對雷達系統(tǒng)后級進行調(diào)試。隨著數(shù)字技術(shù)的進步,高速、超大規(guī)模集成電路的使用,雷達
2017-10-24 14:36:405

基于Cortex_A8和FPGA的嵌入系統(tǒng)在雷達信號處理中的應用

基于Cortex_A8和FPGA的嵌入系統(tǒng)在雷達信號處理中的應用
2017-10-26 08:27:503

基于FPGA的線性調(diào)頻雷達各體制信號源的設計與實現(xiàn)

介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設計出產(chǎn)生連續(xù)波、重頻參差抖動、頻率捷變、線性調(diào)頻以及二相編碼等雷達信號的系統(tǒng)方案。實驗結(jié)果表明,該設計靈活且性能良好
2017-11-18 12:50:126172

一種基于FPGA嵌入式系統(tǒng)的雷達信號模擬器的實現(xiàn)

提出了一種基于FPGA雷達回波實時模擬器的實現(xiàn)方法。該模擬器采用cPCI 標準總線,以FPGA 為核心計算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實現(xiàn)雷達回波信號實時在線注入模擬。該模擬器可實現(xiàn)多種
2017-11-18 13:00:012444

基于FPGA雷達信號采集系統(tǒng)設計

近年來,雷達在軍用和民用領(lǐng)域都獲得了巨大的發(fā)展。雷達信號處理系統(tǒng)是雷達的關(guān)鍵模塊,對雷達定位精度起著決定性作用。FPGA 以其眾多的優(yōu)點,在雷達信號處理系統(tǒng)中被廣泛使用。本文探究FPGA雷達信號
2017-11-22 07:25:024251

基于虛擬儀器的雷達信號模擬系統(tǒng)設計

為每種雷達信號設計專用的信號發(fā)生模塊,將極大的耗費成本。如果使用虛擬儀器技術(shù),集成高性能的商用測試儀器[1],通過編程設計系統(tǒng)的功能,可以有效模擬多種雷達信號,并以較大的靈活性對雷達信號的參數(shù)進行設置,克服通用性差的問題,滿足多種多樣的應用要求。
2017-12-10 14:11:441178

怎么樣才能設計實現(xiàn)雷達告警接收機模擬系統(tǒng)

根據(jù)現(xiàn)代主流祝我雷達告警接收機結(jié)構(gòu),提出一種建立雷達各警模擬系統(tǒng)的思路,并在SystemVue 環(huán)境下建立了模擬系統(tǒng)。該系統(tǒng)主要由前段截獲、奈數(shù)估計以及信號分選三大部分組成,系統(tǒng)模擬雷達信號
2020-03-10 08:00:001

X波段機載相控陣雷達目標模擬器射頻前端研究

現(xiàn)代雷達系統(tǒng)日益復雜,在設計、調(diào)試雷達系統(tǒng)的過程中,不可避免的需要雷達的回波信號。為了提高雷達設計效率,人們逐漸開始對雷達回波信號模擬技術(shù)進行研究,以求用模擬產(chǎn)生的信號代替實際的雷達回波信號,把雷達
2020-05-14 17:52:2423

如何實現(xiàn)雷達回波模擬電路的設計

雷達是無線電測向和測距,測距是其主要的功能之一,雷達是通過測試發(fā)射脈沖和目標回波之間的時間差來測量目標距離的。雷達模擬器的主要功能是逼真地模擬雷達接收到的目標回波。根據(jù)雷達模擬器的輸出頻率可以將雷達模擬器分為射頻雷達模擬器、中頻雷達模擬器及視頻雷達模擬器。
2020-07-24 09:32:022168

如何使用FPGA實現(xiàn)多路模擬信號自適應采集系統(tǒng)

主要介紹基于FPGA實現(xiàn)多路模擬信號自適應采集系統(tǒng)的設計。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982—1,ADG406和運放AD824來搭建硬件平臺;軟件包括FPGA程序
2021-02-02 15:52:345

雷達信號處理:FPGA還是GPU?

FPGA和CPU一直是雷達信號處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達系統(tǒng)的處理能力越來越強,越來越復雜,對信息處理的需求也急劇增長。為此,FPGA不斷在提高
2022-12-14 11:46:091268

基于FPGA模擬電路的模擬信號波形的實現(xiàn)

本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號,然后通過模擬電路來處理漸變信號,這樣町以得到各種清晰的波形
2023-08-03 15:25:45866

已全部加載完成