電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術(shù)應(yīng)用>電子技術(shù)>電路圖>信號處理電子電路圖>先級聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計數(shù)器

先級聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計數(shù)器

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

SIMATIC S7-1500 PLC SIMATIC計數(shù)器-加計數(shù)器

計數(shù)器(S_CU)在計數(shù)初始值預(yù)置輸入端S上有上升沿時,PV裝入預(yù)置值,輸入端CU每檢測到一次上升沿,當(dāng)前計數(shù)值CV加1(前提是CV 小于999);當(dāng)前計數(shù)值大于0時,Q輸出為高電平“1”;當(dāng)R端子的狀態(tài)為“1”時,計數(shù)器復(fù)位,當(dāng)前計數(shù)值CV為“0”,輸出也為“0”。加計數(shù)器指令和參數(shù)見圖2
2023-04-27 15:38:22741

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74HC_HCT163

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74HC_HCT163
2023-02-21 18:35:570

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74HC_HCT163_Q100

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74HC_HCT163_Q100
2023-02-21 18:35:380

預(yù)置同步BCD十進(jìn)制計數(shù)器;異步復(fù)位-74HC160

預(yù)置同步BCD十進(jìn)制計數(shù)器;異步復(fù)位-74HC160
2023-02-20 20:05:504

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74HC161

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74HC161
2023-02-16 21:10:171

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74HC161_Q100

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74HC161_Q100
2023-02-16 21:10:001

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74LVC163

預(yù)置同步4位二進(jìn)制計數(shù)器;同步復(fù)位-74LVC163
2023-02-16 20:48:190

預(yù)置同步4位二進(jìn)制向上/向下計數(shù)器-74HC_HCT193

預(yù)置同步 4 位二進(jìn)制向上/向下計數(shù)器-74HC_HCT193
2023-02-15 19:40:010

預(yù)置同步4位二進(jìn)制向上/向下計數(shù)器-74HC_HCT193_Q100

預(yù)置同步 4 位二進(jìn)制向上/向下計數(shù)器-74HC_HCT193_Q100
2023-02-15 19:39:510

預(yù)置同步4位二進(jìn)制向上/向下計數(shù)器-74HC191

預(yù)置同步 4 位二進(jìn)制向上/向下計數(shù)器-74HC191
2023-02-15 19:39:040

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74LVC161

預(yù)置同步4位二進(jìn)制計數(shù)器;異步復(fù)位-74LVC161
2023-02-15 19:23:090

基于FPGA的十進(jìn)制計數(shù)器

本方案是一個基于 FPGA ?的十進(jìn)制計數(shù)器。共陽極 7 段顯示上的 0 到 9 十進(jìn)制計數(shù)器,硬件在 Xilinx Spartan 6 FPGA 板上實現(xiàn)。
2022-12-20 14:52:252

DIY步行步數(shù)計數(shù)器

電子發(fā)燒友網(wǎng)站提供《DIY步行步數(shù)計數(shù)器.zip》資料免費下載
2022-11-18 09:47:571

進(jìn)制計數(shù)器的工作原理

  二進(jìn)制編碼的十進(jìn)制是一個串行數(shù)字計數(shù)器,可計數(shù)十位數(shù)字,它會為每個新的時鐘輸入重置。由于它可以通過10種獨特的輸出組合,因此也被稱為“十進(jìn)制(BCD)計數(shù)器”。十進(jìn)制計數(shù)器可以計數(shù)0000、0001、0010、1000、1001、1010、1011、1110、1111、0000和0001等。
2022-10-31 16:25:3711018

數(shù)字二進(jìn)制計數(shù)器的設(shè)計和實現(xiàn)

將二進(jìn)制數(shù)視為元胞自動機(jī)可能有助于數(shù)字二進(jìn)制計數(shù)器的設(shè)計和實現(xiàn)嗎?
2022-07-28 11:47:10840

CD4017十進(jìn)制計數(shù)器的應(yīng)用實驗

CD4017 十進(jìn)制計數(shù)器的應(yīng)用實驗
2022-05-11 16:58:2547

N進(jìn)制計數(shù)器的實現(xiàn)

、預(yù)置數(shù)法組成任意進(jìn)制加法計數(shù)器七、預(yù)置數(shù)法組成任意進(jìn)制減法計數(shù)器八、級聯(lián)法和復(fù)位法的混合應(yīng)用九、級聯(lián)法和預(yù)置數(shù)法的混合應(yīng)用十、應(yīng)用總結(jié) 一、用集成計數(shù)器可以實現(xiàn)任意進(jìn)制計數(shù)器
2008-07-05 13:41:26

什么是計數(shù)器芯片?

單元和一些控制門所組成,計數(shù)單元則由一系列具有存儲信息功能的各類觸發(fā)構(gòu)成,這些觸發(fā)有RS觸發(fā)、T觸發(fā)、D觸發(fā)及JK觸發(fā)等。 如何用二進(jìn)制加法計數(shù)器芯片接成計數(shù)長度為6的計數(shù)器? 其實很簡單:用兩片級聯(lián),第一片
2021-07-13 14:09:3711289

74LS90十進(jìn)制計數(shù)器的功能電路及真值表

其中CPa和Qa構(gòu)成1位二進(jìn)制計數(shù)器,CPb和Qd、Qc、Qb 組成五進(jìn)制計數(shù)器,將兩個計數(shù)器有關(guān)端子適當(dāng)組合,可以組成其他類型的計數(shù)器。R0(1)、R0(2)為兩個清0端,R9(1)、 R9(2)為兩 個置9端。
2021-06-21 09:39:4434099

74ls160價格 74ls160十進(jìn)制計數(shù)器簡介

芯片74ls160是十進(jìn)制計數(shù)器,這種同步可預(yù)置十進(jìn)計數(shù)器是由四個D型觸發(fā)和若干個門電路構(gòu)成。
2021-06-05 14:35:3812686

用CD4017組成的l~17進(jìn)制計數(shù)器

進(jìn)制計數(shù)器是人們最常用的計數(shù)器,但在某些特殊的計數(shù)場合下,也需要其他進(jìn)制計數(shù)器。
2020-01-14 09:46:486705

由TTL十進(jìn)制計數(shù)器構(gòu)成的分頻

關(guān)鍵詞:TTL , 分頻 , 計數(shù)器 , 十進(jìn)制 如圖所示為由TTL十進(jìn)制計數(shù)器構(gòu)成的分頻電路。在許多情況下。需要對脈沖序列進(jìn)行N(N為整數(shù))分頻。例如,數(shù)字鐘需要進(jìn)行60分頻,得到重復(fù)頻率為
2018-10-03 18:46:022650

兩個74LS192級聯(lián)構(gòu)成兩位十進(jìn)制計數(shù)器

本文主要介紹了兩個74LS192級聯(lián)構(gòu)成兩位十進(jìn)制計數(shù)器。以兩個74LS192級聯(lián)構(gòu)成兩位十進(jìn)制計數(shù)器控制實現(xiàn)0.0~9.9V的切換為例。低位計數(shù)器輸出Qo、Qi、Q2、Q3分別提供0.1V
2018-05-09 09:52:2353651

74ls163應(yīng)用電路圖大全(N進(jìn)制計數(shù)器\分頻電路\時鐘脈沖)

本文主要介紹了74ls163應(yīng)用電路圖大全(N進(jìn)制計數(shù)器\分頻電路\時鐘脈沖)。74LS163是(模16)四位二進(jìn)制同步計數(shù)器。該計數(shù)器能同步并行預(yù)置數(shù)據(jù),同步清零,具有清零、置數(shù)、計數(shù)和保持四種
2018-05-08 14:27:2351924

74ls163實現(xiàn)任意進(jìn)制計數(shù)器

構(gòu)成進(jìn)制計數(shù)器,方法是讓計數(shù)循環(huán)過程跳過SN以及后面的各個狀態(tài),直接從SN-1狀態(tài)轉(zhuǎn)到全0狀態(tài)?;痉椒ㄓ星辶惴ê椭?b style="color: red">數(shù)法。
2018-05-08 12:10:1478487

同步計數(shù)器74ls162設(shè)計24進(jìn)制計數(shù)器

本文首先介紹了計數(shù)器種類與應(yīng)用,其次介紹了74LS160并行置零法設(shè)計24進(jìn)制計數(shù)器電路圖,最后介紹了74ls162設(shè)計24進(jìn)制計數(shù)器原理電路圖。
2018-05-08 11:46:4354648

74ls290計數(shù)器電路大全(六種進(jìn)制計數(shù)器電路)

74ls290是一個二,五,十進(jìn)制計數(shù)器,本文為大家介紹由74ls290構(gòu)成的各種進(jìn)制計數(shù)器的電路。
2018-01-26 09:26:11106188

74ls290構(gòu)成31進(jìn)制計數(shù)器電路圖文詳解

74LS290為異步二-五-十進(jìn)制加法計數(shù)器。本文為大家介紹74ls290構(gòu)成31進(jìn)制計數(shù)器電路。
2018-01-25 14:36:3916924

74ls160構(gòu)成24進(jìn)制計數(shù)器

本文主要介紹了74ls160構(gòu)成24進(jìn)制計數(shù)器電路設(shè)計。本設(shè)計采用異步清零。由兩片十進(jìn)制同步加法計數(shù)器74LS160和一片與非門74LS00以及相應(yīng)的電阻開關(guān)組成。由外加送來的計數(shù)脈沖送入兩個計數(shù)器
2018-01-18 15:43:05145644

74ls160十進(jìn)制計數(shù)器

本文主要介紹了74ls160十進(jìn)制計數(shù)器電路的設(shè)計與實現(xiàn)。74LS160是二~十進(jìn)制同步可預(yù)置計數(shù)器,1腳Cr為清零端,低電平有效.2腳CP為時鐘脈沖輸人端,上升沿觸發(fā).3~6V腳D1一D4為數(shù)據(jù)
2018-01-18 15:14:45182091

74LS161集成計數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計數(shù)器

本文主要介紹了74LS161集成計數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計數(shù)器)。74LS161是4位二進(jìn)制同步計數(shù)器,該計數(shù)器能同步并行預(yù)置數(shù)據(jù),具有清零置數(shù),計數(shù)和保持功能,具有進(jìn)位輸出端
2018-01-18 10:56:39324594

5進(jìn)制計數(shù)器設(shè)計方案匯總(三款計數(shù)器的電路原理圖)

本文為大家?guī)砣N5進(jìn)制計數(shù)器設(shè)計方案。
2018-01-17 15:51:4856298

基于74LS161的60進(jìn)制計數(shù)器設(shè)計方案介紹

使用兩片74LS161芯片級聯(lián)的形式來構(gòu)成六十進(jìn)制計數(shù)器,一片控制個位,為十進(jìn)制;另一片控制十位,為六進(jìn)制。
2018-01-17 13:58:4752599

74ls161制作24進(jìn)制計數(shù)器設(shè)計

74ls161為二進(jìn)制同步計數(shù)器,具有同步預(yù)置數(shù)、異步清零以及保持等功能。兩片74ls161可設(shè)計一個24進(jìn)制計數(shù)器。
2018-01-16 15:30:46110315

74ls161構(gòu)成12進(jìn)制計數(shù)器設(shè)計

74LS160是十進(jìn)制計數(shù)器,要實現(xiàn)十二進(jìn)制計數(shù)器必須用兩片實現(xiàn)級聯(lián),把各位芯片預(yù)置1,當(dāng)數(shù)碼管顯示9時,個位芯片開始進(jìn)位即B端為0C端為1,經(jīng)過與非門輸出高電平,十位芯片開始工作,十位芯片由0變?yōu)?/div>
2018-01-16 15:17:32111115

電子電路圖分享-60進(jìn)制計數(shù)器電路圖

本文分享用兩個74LS160級聯(lián)構(gòu)成的60進(jìn)制計數(shù)器的電路圖。
2018-01-02 14:25:3326893

74ls90設(shè)計60進(jìn)制計數(shù)器

60進(jìn)制計數(shù)器,由于24進(jìn)制、60進(jìn)制計數(shù)器均由集成計數(shù)器級聯(lián)構(gòu)成,且都包含有基本的十進(jìn)制計數(shù)器,從設(shè)計簡便考慮,芯片選擇同步十進(jìn)制計數(shù)器
2017-12-22 13:55:48148134

74ls160設(shè)計60進(jìn)制計數(shù)器

計數(shù)器是一個用以實現(xiàn)計數(shù)功能的時序部件,本設(shè)計主要設(shè)備是兩個74LS160同步十進(jìn)制計數(shù)器,并且由200HZ,5V電源供給。作高位芯片與作低芯片位之間級聯(lián)。
2017-12-21 17:23:51224996

基于74LS160的N進(jìn)制計數(shù)器仿真設(shè)計

針對任意進(jìn)制(N進(jìn)制計數(shù)器的設(shè)計目的,采用反饋復(fù)零法對基于同步十進(jìn)制計數(shù)器7415160進(jìn)行設(shè)計,分別采用異步清零法實現(xiàn)了6進(jìn)制計數(shù)器和同步置數(shù)法實現(xiàn)7進(jìn)制計數(shù)器的設(shè)計,通過應(yīng)用EWB軟件對所設(shè)
2017-12-21 17:08:3760783

進(jìn)制計數(shù)器淺析

進(jìn)制計數(shù)器
2017-11-24 14:31:306

24進(jìn)制計數(shù)器的設(shè)計

集成計數(shù)器常見的是多位二進(jìn)制計數(shù)器及十進(jìn)制計數(shù)器,當(dāng)需要實現(xiàn)其它進(jìn)制計數(shù)器時,通常利用現(xiàn)有的集成計數(shù)器進(jìn)行適當(dāng)?shù)倪B接而構(gòu)成。對于當(dāng)設(shè)計要求沒有限定計數(shù)器的狀態(tài)編碼時電路設(shè)計的靈活性問題已有文獻(xiàn)進(jìn)行
2017-11-09 16:36:1681

進(jìn)制計數(shù)器/分頻

約翰遜MC14017B是五級十進(jìn)制計數(shù)器內(nèi)置代碼轉(zhuǎn)換。 高速運行和約翰遜spike-free輸出是通過使用十進(jìn)制計數(shù)器的設(shè)計。 十個解碼輸出通常是低,只在適當(dāng)?shù)氖?b style="color: red">進(jìn)制時間走高。 輸出的正向變化的時鐘脈沖。 這部分可用于分頻應(yīng)用程序以及十進(jìn)制計數(shù)器或十進(jìn)制譯碼顯示應(yīng)用程序。
2017-04-06 09:03:4828

基于Proteus的任意進(jìn)制計數(shù)器設(shè)計與仿真

提出一種基于Proteus 軟件的任意進(jìn)制計數(shù)器的設(shè)計。以74LS163 集成計數(shù)器為基礎(chǔ),用置數(shù)法設(shè)計了兩種48 進(jìn)制計數(shù)器,采用Proteus 軟件對計數(shù)器進(jìn)行仿真。結(jié)果表明,Proteus 軟件具有實現(xiàn)48 進(jìn)制計數(shù)器的功能。仿真圖像清晰,能快速準(zhǔn)確地驗證設(shè)計結(jié)果。
2016-07-29 18:53:0324

集成計數(shù)器實現(xiàn)N進(jìn)制計數(shù)

集成計數(shù)器實現(xiàn)N進(jìn)制計數(shù)集成計數(shù)器實現(xiàn)N進(jìn)制計數(shù)集成計數(shù)器實現(xiàn)N進(jìn)制計數(shù)
2016-06-08 14:28:4315

二五十進(jìn)制計數(shù)器

數(shù)字電子技術(shù)--中規(guī)模集成計數(shù)器及其應(yīng)用--同步、異步二五十進(jìn)制計數(shù)器-PPT
2016-03-22 14:33:061

采用歸零法的N進(jìn)制計數(shù)器原理

計數(shù)器是一種重要的時序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計N進(jìn)制計數(shù)器的原理與步驟。用此方法設(shè)計了3種36進(jìn)制計數(shù)器,并
2012-03-20 10:21:3895

基于MSI的N進(jìn)制計數(shù)器設(shè)計方法

計數(shù)器是數(shù)字邏輯系統(tǒng)中的基本部件,它是數(shù)字系統(tǒng)中用得最多的時序邏輯電路,本文主要闡述了用中規(guī)模集成計數(shù)器設(shè)計任意進(jìn)制同步加法計數(shù)器的設(shè)計思想,并對設(shè)計方法和步驟作
2012-02-28 11:41:436157

N進(jìn)制異步計數(shù)器設(shè)計方案

異步計數(shù)器電路是指其構(gòu)成的基本功能單元觸發(fā)的時鐘輸入信號不是與觸發(fā)在一起的,有的是外輸入的脈沖信號,有的是其他觸發(fā)的輸出。本文給出了N進(jìn)制 異步計數(shù)器 設(shè)計方案
2011-10-24 15:39:383245

74LS161異步置零法構(gòu)成任意進(jìn)制計數(shù)器的Multisim仿真

介紹了集成4位二進(jìn)制計數(shù)器 74LS161 異步置零法構(gòu)成任意進(jìn)制計數(shù)器的 Multisim 仿真方案,即以波形方式顯示計數(shù)器計數(shù)過程、過渡狀態(tài)形成異步置零信號的過程,用四蹤示波器以面板
2011-08-05 14:25:22330

4位十進(jìn)制可逆計數(shù)器電路

使用一片ICM7217A配4只共陰極LED數(shù)碼管,可構(gòu)成4位十進(jìn)制可逆計數(shù)器,其
2010-12-10 13:55:246871

C182可預(yù)置數(shù)1/N計數(shù)器的應(yīng)用線路圖

C182可預(yù)置數(shù)1/N計數(shù)器基本上是一個減法計數(shù)器,均由四個"T"型觸發(fā)和附加控制門組成,具有級連N個計數(shù)器
2010-10-19 15:23:07963

C181 2-10進(jìn)制預(yù)置可逆計數(shù)器的應(yīng)用線路圖

C181是雙時鐘2-10進(jìn)制預(yù)置可逆計數(shù)器.所謂雙時鐘是指計數(shù)器的加法計數(shù)時鐘和減法計數(shù)時鐘各有它自身的輸入
2010-10-19 15:16:06814

T217 2-10進(jìn)制同步可預(yù)置可逆計數(shù)器的應(yīng)用電路圖

T217是2-10進(jìn)制同步可預(yù)置可逆計數(shù)器,能同時作加法計數(shù)和減法計數(shù).它的主要電參數(shù)為:電源電流ICC小于100MA,計數(shù)
2010-10-19 14:41:30811

T216 2-10進(jìn)制同步可預(yù)置計數(shù)器的應(yīng)用線路圖

T216是2-10進(jìn)制同步可預(yù)置計數(shù)器,它的電源電流ICC小于94MA,計數(shù)工作頻率約為10MHZ,CP到輸出的平均延遲時間小于45NS,
2010-10-19 14:33:22775

T215 2-16進(jìn)制同步可預(yù)置可逆計數(shù)器的應(yīng)用電路圖

T215是2-16進(jìn)制同步可預(yù)置可逆計數(shù)器.它能同時作加法計數(shù)和減法計數(shù).它的主要電參數(shù)為:電源電流ICC小于100M
2010-10-19 14:09:211197

T214 2-16進(jìn)制同步可預(yù)置計數(shù)器的應(yīng)用電路圖

T214 2-16進(jìn)制同步可預(yù)置計數(shù)器,它主主要電參數(shù)是:電源電流ICC小于94MA,計數(shù)工作頻率FM>10MHZ,CP到輸出的平均延遲
2010-10-19 13:51:411388

T211 2-5-10進(jìn)制預(yù)置計數(shù)器的應(yīng)用電路圖

T211計數(shù)器和T210計數(shù)器相比,在形成BCD-8421碼或5421碼計數(shù)輸出上完全一樣,但T211增加了四位數(shù)預(yù)置的功能.T211
2010-10-19 13:20:341098

電子式數(shù)計數(shù)器

電子式數(shù)計數(shù)器
2010-08-24 15:06:4755

計數(shù)器應(yīng)用實例

計數(shù)器應(yīng)用實例 除了計數(shù)功能外,計數(shù)器產(chǎn)品還有一些附加功能,如異步復(fù)位、預(yù)置數(shù)(注意,有同步預(yù)置數(shù)和異步預(yù)置數(shù)兩種。前者受時鐘脈沖控制,后者不受時鐘
2010-05-27 09:37:555242

進(jìn)制計數(shù)器,十進(jìn)制計數(shù)器原理是什么?

進(jìn)制計數(shù)器,十進(jìn)制計數(shù)器原理是什么? 二進(jìn)制計數(shù)器具有電路結(jié)構(gòu)簡單、運算方便等特點,但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特
2010-03-08 13:19:5423684

什么是二進(jìn)制計數(shù)器,二進(jìn)制計數(shù)器原理是什么?

什么是二進(jìn)制計數(shù)器,二進(jìn)制計數(shù)器原理是什么? 計數(shù)器是數(shù)字系統(tǒng)中用得較多的基本邏輯器件。它不僅能記錄輸入時鐘脈沖的個數(shù),還可以實現(xiàn)
2010-03-08 13:16:3429984

環(huán)形計數(shù)器和扭環(huán)形計數(shù)器

環(huán)形計數(shù)器和扭環(huán)形計數(shù)器 移位寄存也可以構(gòu)成計數(shù)器,稱為移位型計數(shù)器。它有兩種結(jié)構(gòu):環(huán)形計數(shù)器和扭環(huán)形計數(shù)器。
2010-01-12 14:07:468704

計數(shù)器級聯(lián)及波形圖

計數(shù)器級聯(lián)及波形圖
2010-01-12 13:56:563866

利用預(yù)置構(gòu)成的模六計數(shù)器

利用預(yù)置構(gòu)成的模六計數(shù)器
2010-01-12 13:55:381128

利用復(fù)位端構(gòu)成的模6計數(shù)器電路

利用復(fù)位端構(gòu)成的模6計數(shù)器電路 利用集成計數(shù)器預(yù)置端和復(fù)位端可以構(gòu)成任意模計數(shù)器。下圖所示依次是利用74163和74192構(gòu)成
2010-01-12 13:54:314276

100進(jìn)制加減計數(shù)器的設(shè)計與制作

100進(jìn)制加減計數(shù)器的設(shè)計與制作:本電路結(jié)構(gòu)如圖袁主要由晶體振蕩電路,分頻電路,控制電路,計數(shù)電路,譯碼電路,數(shù)碼管顯示等幾部分構(gòu)成。
2009-10-22 21:50:19228

同步二進(jìn)制計數(shù)器

同步二進(jìn)制計數(shù)器 1.   同步與異步二進(jìn)制加法計數(shù)器比較態(tài)序表和工作波形一樣電路結(jié)構(gòu)不同:  異步二進(jìn)制加法
2009-09-30 18:37:2910744

異步二進(jìn)制計數(shù)器

異步二進(jìn)制計數(shù)器 1.  電路構(gòu)成與工作原理  
2009-09-30 18:33:2513201

異步十進(jìn)制遞增計數(shù)器

異步十進(jìn)制遞增計數(shù)器
2009-09-24 11:12:051095

8421碼同步十進(jìn)制遞增計數(shù)器

8421碼同步十進(jìn)制遞增計數(shù)器
2009-09-24 11:09:345844

12位二進(jìn)制計數(shù)器

12位二進(jìn)制計數(shù)器
2009-09-16 15:56:085906

64進(jìn)制計數(shù)器

64進(jìn)制計數(shù)器 64進(jìn)制計數(shù)器由兩個
2009-09-16 15:54:013909

24進(jìn)制計數(shù)器電路

24進(jìn)制計數(shù)器電路  在百進(jìn)制基礎(chǔ)上,采用反饋歸零法即可組成二十四進(jìn)制計數(shù)器。計數(shù)范圍為0~23,24為過渡狀態(tài),當(dāng)高位計數(shù)至2、低位計數(shù)至4
2009-09-16 15:50:2919522

進(jìn)制計數(shù)器電路

進(jìn)制計數(shù)器電路 將兩塊74LS290進(jìn)行級聯(lián),組成的百進(jìn)制計數(shù)器如圖12.8所示。
2009-09-16 15:47:505541

100進(jìn)制計數(shù)器

100進(jìn)制計數(shù)器一、 實驗?zāi)康模?、 熟悉MAX+PLUS環(huán)境的基本操作。2、 掌握VHDL和原理圖的設(shè)計輸入方式。3、 設(shè)計100進(jìn)制計數(shù)器。二、&
2009-06-28 00:07:217414

可逆、可預(yù)置計數(shù)器CD4029構(gòu)成的任意N分頻減法計數(shù)電路

  圖3是可逆、可預(yù)置計數(shù)器CD4029構(gòu)成的任意N分頻減法計數(shù)電路,U/D接“L”電平進(jìn)行減法計數(shù),B/D接“L”電平按BCD輸出碼進(jìn)行計數(shù),低位的Co進(jìn)位到高位的CT輸
2009-06-22 07:44:384593

寬頻帶級聯(lián)同步計數(shù)器

寬頻帶級聯(lián)同步計數(shù)器
2009-04-10 10:24:56638

uPC(八位帶預(yù)置計數(shù)器)原理圖

 uPC是由兩片74HC161構(gòu)成的八位帶預(yù)置計數(shù)器,預(yù)置的數(shù)據(jù)來自IBUS。指令I(lǐng)BUS[7:0]的高六位被接到uPC預(yù)置的高六
2009-04-01 21:12:002254

74LS161構(gòu)成的五十(50)進(jìn)制計數(shù)器電路圖-原理圖

兩片4位二進(jìn)制數(shù)加法計數(shù)器74LS161級聯(lián)成五十進(jìn)制計數(shù)器
2009-03-28 10:10:2333045

100進(jìn)制計數(shù)器

100進(jìn)制計數(shù)器 異步級聯(lián)法組成的100進(jìn)制計數(shù)器 定義集成計數(shù)器的高低位,1#芯片為低位(相當(dāng)
2008-07-05 14:25:175412

63進(jìn)制計數(shù)器

用16進(jìn)制計數(shù)器級聯(lián)預(yù)置數(shù)構(gòu)成63
2008-07-05 13:54:552733

45進(jìn)制計數(shù)器

45進(jìn)制計數(shù)器,芯片有:
2008-06-30 00:14:214068

24進(jìn)制計數(shù)器

計數(shù)器級聯(lián)時的時鐘構(gòu)成方式可以采用同步時鐘,也可以采用異
2008-06-30 00:03:3211061

60進(jìn)制計數(shù)器

60進(jìn)制計數(shù)器,由于24進(jìn)制、60進(jìn)制計數(shù)器均由集成計數(shù)器級聯(lián)構(gòu)成,且都包含有基本的
2008-06-30 00:00:4115300

進(jìn)制計數(shù)器工作原理

進(jìn)制計數(shù)器工作原理  同二進(jìn)制計數(shù)器相比,十進(jìn)制計數(shù)器較為復(fù)雜。分析步驟一般是:
2008-01-21 13:15:2227668

進(jìn)制計數(shù)器制成流水燈

進(jìn)制計數(shù)器制成流水燈是應(yīng)用三進(jìn)制計數(shù)器制成的循環(huán)彩燈,其流水效果很好,每組可控制600W的燈光,IC1接成無穩(wěn)態(tài)多諧振蕩。
2007-12-26 19:27:572273

計數(shù)器的級連使用

計數(shù)器的級連使用 一個十進(jìn)制計數(shù)器只能顯示0~9十個數(shù),為了擴(kuò)大計數(shù)器范圍,常用多個十進(jìn)制計數(shù)器級連使用。
2007-11-22 12:53:253143

進(jìn)制計數(shù)器

進(jìn)制計數(shù)器進(jìn)制計數(shù)器具有電路結(jié)構(gòu)簡單、運算方便等特點,但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特別是當(dāng)二進(jìn)制數(shù)的位數(shù)較多時,閱讀非常困難,還
2007-06-20 13:46:053559

已全部加載完成