由開(kāi)關(guān)電源驅(qū)動(dòng)的高速ADC設(shè)計(jì)(4)

2012年05月06日 11:20 來(lái)源:本站整理 作者:秩名 我要評(píng)論(0)

  測(cè)量結(jié)果

  利用輸入訊號(hào)頻率掃描,透過(guò)比較‘實(shí)驗(yàn)6’到‘實(shí)驗(yàn)10’,我們可以研究ADS6148對(duì)電源雜訊的感應(yīng)性。先使用135MSPS然后使用210MSPS的採(cǎi)樣速率(fs)對(duì)叁個(gè)ADS6148EVM進(jìn)行數(shù)次實(shí)驗(yàn)。我們并未探測(cè)到較大的性能差異。

  使用135MSPS採(cǎi)樣速率,SNR和SFDR的頻率掃描如圖12所示。高達(dá)300MHz輸入頻率下SNR的最大變化為0.1到0.2dB。但是,一旦移除了RC緩衝器電路,雜訊便極大增加,因而降低SNR約0.5到1dB。

  圖12b顯示了5次ADS6148實(shí)驗(yàn)輸入頻率的SFDR變化。我們并未觀測(cè)到較大的性能降低。

  

  圖12:10到300MHz的輸入頻率掃描。

  比較圖13所示FFT圖,我們知道無(wú)RC緩衝器SNR稍微減少的塬因。去除RC緩衝器電路后,在ADS6148輸出能譜中,我們可看到分佈間隔約為500kHz(TPS5420開(kāi)關(guān)頻率)的眾多小突波,如圖13所示。相較于ADS5483,這些小突波更具主導(dǎo)性,并且因?yàn)锳DS6148的固有低PSRR SNR大幅降低。但是,圖13所示FFT圖還顯示添加的RC緩衝器電路較好地彌補(bǔ)了這一不足。

  

  圖13:大批突波的65k點(diǎn)FFT圖。

  圖14所示標(biāo)準(zhǔn)化FFT圖顯示交換式穩(wěn)壓器的突波高出ADC平均雜訊層約5到6dB。其非常低,以至于其對(duì)SFDR減少無(wú)法產(chǎn)生影響,但卻明顯地影響了ADC的SNR。

  

  圖14:標(biāo)準(zhǔn)化FFT圖顯示使用RC緩衝器的好處。

上一頁(yè)1234

本文導(dǎo)航

標(biāo)簽:開(kāi)關(guān)電源(826)ADC(546)高速ADC(20)