概述:AD574A是美國(guó)模擬數(shù)字公司(Analog)推出的單片高速12位逐次比較型A/D轉(zhuǎn)換器,內(nèi)置雙極性電路構(gòu)成的混合集成轉(zhuǎn)換芯片,具有外接元件少,功耗低,精度高等特點(diǎn),并且具有自動(dòng)校零和自動(dòng)極性轉(zhuǎn)換功能,...
2021-04-08 07:25:47
Σ-ΔA/D轉(zhuǎn)換器AD7705的特點(diǎn)、結(jié)構(gòu)和應(yīng)用,并舉例說(shuō)明這種串行輸入/輸出的A/D轉(zhuǎn)換器與微控制器的一般接口方式,指出了微控制器對(duì)AD7705片內(nèi)寄存器編程的關(guān)鍵,并且給出了數(shù)據(jù)手冊(cè)中沒有的C51接口
2012-08-23 19:56:41
24位A/D轉(zhuǎn)換器CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?
2021-04-14 07:04:13
MAX5631是美國(guó)MAXIM公司生產(chǎn)的一種32通道高速度采樣保持D/A轉(zhuǎn)換器。它這個(gè)32通道16位D/A轉(zhuǎn)換器MAX5631怎么樣?
2021-04-14 06:49:11
高分辨率A-D轉(zhuǎn)換器保真度測(cè)試及實(shí)現(xiàn)方法介紹
2021-04-07 06:56:06
1. D/A轉(zhuǎn)換器D/A轉(zhuǎn)換器(Digital-to-Analog Converter, DAC)是指將數(shù)字(Digital)量轉(zhuǎn)換為模擬(Analog)量的元器件。數(shù)字量相同間隔不連續(xù)的量時(shí)間上
2019-05-15 01:05:33
洛陽(yáng)理工學(xué)院2012/2013學(xué)年第一學(xué)期計(jì)算機(jī)控制技術(shù)期末考試試題適用班級(jí):考試日期時(shí)間:一、1、若A/D轉(zhuǎn)換電路中采用一路A/D轉(zhuǎn)換器實(shí)現(xiàn)多路模擬量輸入,需要接入()器件完成輸入量的切換工作。A
2021-09-13 09:08:07
數(shù)字信號(hào)的轉(zhuǎn)換稱為模-數(shù)轉(zhuǎn)換,或A/D(Analog to Digital)轉(zhuǎn)換。把實(shí)現(xiàn)A/D轉(zhuǎn)換的電路稱為A/D轉(zhuǎn)換器(Analog Digital Converter,ADC)。ADC的作用是:將模擬量轉(zhuǎn)換為數(shù)字量。ADC主要應(yīng)用在(低速)數(shù)字萬(wàn)用表、電子稱等;(中速)工業(yè)控制、實(shí)驗(yàn)設(shè)備等;(高速
2021-11-18 08:32:00
,現(xiàn)簡(jiǎn)要介紹逐次逼近型A/D的基本工作原理。圖為逐次逼近型的結(jié)構(gòu)圖。這種A/D轉(zhuǎn)換器是以D/A轉(zhuǎn)換器為基礎(chǔ),加上比較器、逐次逼近寄存器、置數(shù)選擇邏輯電路及時(shí)鐘等組成。其轉(zhuǎn)換原理如下。在啟動(dòng)信號(hào)控制下
2021-06-08 06:00:00
A/D轉(zhuǎn)換器的基本原理和分類雙積分式A/D轉(zhuǎn)換器的基本原理
2021-04-06 07:08:36
A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)有哪些?選用A/D轉(zhuǎn)換器需要考慮什么因素?
2021-04-20 06:50:54
3.9.1 A/D轉(zhuǎn)換器的分類及簡(jiǎn)介??常用的A/D轉(zhuǎn)換器有積分型、逐次逼近型、并行比較型/串并行型、Σ-Δ調(diào)制型、電容陣列逐次比較型及壓頻變換型。積分型(如TLC7135)??積分型A/D工作原理
2021-12-10 08:15:10
將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的電路,稱為模數(shù)轉(zhuǎn)換器(簡(jiǎn)稱a/d轉(zhuǎn)換器或adc,analog to digital converter),A/D轉(zhuǎn)換的作用是將時(shí)間連續(xù)、幅值也連續(xù)的模擬量轉(zhuǎn)換為時(shí)間離散、幅值也離散的數(shù)字信號(hào),因此,A/D轉(zhuǎn)換一般要經(jīng)過取樣、保持、量化及編碼4個(gè)過程。
2019-10-22 09:01:02
工作為了使采樣的模擬信號(hào)和D/A轉(zhuǎn)換器(DAC)的輸出一致,從MSB開始逐次比較(Successive Approximation)。模擬輸入信號(hào)采樣(S&H)逐次逼近寄存器(SAR
2019-05-27 04:20:20
我們?cè)谇懊娴膶?dǎo)航鍵中涉及到了AD轉(zhuǎn)換,但我們不知道是如何轉(zhuǎn)換以及其原理作用,我們這篇就來(lái)詳細(xì)的解釋一下需要知道的一些知識(shí)點(diǎn)將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的電路,我們稱其為模數(shù)轉(zhuǎn)換器,簡(jiǎn)稱A/D轉(zhuǎn)換器或
2021-11-18 08:31:47
現(xiàn)在的軟件無(wú)線電、數(shù)字圖像采集都需要有高速的A/D采樣保證有效性和精度,一般的測(cè)控系統(tǒng)也希望在精度上有所突破,人類數(shù)字化的浪潮推動(dòng)了A/D轉(zhuǎn)換器不斷變革,而A/D轉(zhuǎn)換器是人類實(shí)現(xiàn)數(shù)字化的先鋒。A/D
2022-01-07 07:57:24
轉(zhuǎn)換器的集成芯片DAC0832,ADC0809的性能和典型應(yīng)用 二、 D/A轉(zhuǎn)換器工作原理 D / A轉(zhuǎn)換器DAC0832 DAC0832是采用CMOS工藝制成的單片電流輸出型8位數(shù) / 模轉(zhuǎn)換器。
2009-09-16 15:06:12
EVALUATION BOARD FOR CLC5958
2023-03-22 19:55:38
1)分辨率D/A轉(zhuǎn)換器能夠的轉(zhuǎn)換二進(jìn)制位數(shù),位數(shù)越多分辨率越高。 2)轉(zhuǎn)換時(shí)間數(shù)字量輸入到完成轉(zhuǎn)換,輸出達(dá)到最終值并穩(wěn)定為止。 3)精度 D/A轉(zhuǎn)換器實(shí)際輸出電壓與理論值之間的誤差,一般采用數(shù)字
2014-01-10 22:24:30
的EZ-USB FX2系列智能USB接口芯片。其作用是將主機(jī)所發(fā)送的命令序列經(jīng)USB2.0端口輸出,實(shí)現(xiàn)對(duì)數(shù)據(jù)采集系統(tǒng)的控制;同時(shí)把A/D轉(zhuǎn)換器采集的數(shù)據(jù)以高速的數(shù)據(jù)序列形式發(fā)送到主機(jī)。其中,USB2.0端口
2020-01-07 07:00:00
、數(shù)據(jù)存儲(chǔ)和USB通信等外圍功能模塊構(gòu)造而成。由于光纖微擾動(dòng)傳 感器的傳感采用的是光纖,所以首先需要將信號(hào)經(jīng)過光電轉(zhuǎn)換和A/D轉(zhuǎn)換,將信號(hào)轉(zhuǎn)換為適于FPGA處理的數(shù)字信號(hào)。然后,在FP-GA中進(jìn)行數(shù)據(jù)
2020-09-04 09:56:23
數(shù)據(jù)傳輸頻率高達(dá)10MHz,在工業(yè)級(jí)和消費(fèi)級(jí)電氣設(shè)備和產(chǎn)品中具有廣泛的應(yīng)用前景。在該系列D/A轉(zhuǎn)換器中,BU22210MUV是一款10通道的D/A轉(zhuǎn)換器;另外四款產(chǎn)品BU2505FV,BU2506FV
2019-07-09 04:20:20
描述此參考設(shè)計(jì)面向目前使用 FPGA 或 ASIC 將高速數(shù)據(jù)轉(zhuǎn)換器連接到基帶處理器的寬帶接收器系統(tǒng)開發(fā)人員,他們需要縮短產(chǎn)品上市時(shí)間,同時(shí)增強(qiáng)性能并大大降低成本、功率和尺寸。此參考設(shè)計(jì)包括首個(gè)廣泛
2018-09-20 09:07:06
,用于數(shù)據(jù)處理。ADI擁有業(yè)界最齊全的模數(shù)轉(zhuǎn)換器系列,可提供符合各種性能、功耗、成本和尺寸需求的產(chǎn)品。作為全球領(lǐng)先的供應(yīng)商,ADI的這些數(shù)據(jù)轉(zhuǎn)換器可在各類應(yīng)用中實(shí)現(xiàn)精確可靠的轉(zhuǎn)換性能,包括通信、能源
2018-10-31 10:59:20
切換方式。高速SRAM只有一套數(shù)據(jù)、地址和控制總線,可通過三態(tài)緩沖門分別接到A/D轉(zhuǎn)換器和DSP上。當(dāng)A/D采樣時(shí),SRAM由三態(tài)門切換到A/D轉(zhuǎn)換器一側(cè),以使采樣數(shù)據(jù)寫入其中。當(dāng)A/D采樣結(jié)束后
2020-12-04 15:59:14
概述:AD9883A是亞德諾半導(dǎo)體公司生產(chǎn)的芯片,具有300MHz輸入帶寬的8bit高速A/D轉(zhuǎn)換器,140MS/S的采樣轉(zhuǎn)換率最高支持1280×1024(75Hz刷新),可實(shí)現(xiàn)對(duì)YPbPr和RGB信號(hào)的數(shù)字解碼處理。用于XGA和SXGA分辨率的顯示。該芯片一般用在高清模擬分量視頻電路上。
2021-05-20 06:14:26
,PCB的布線準(zhǔn)則卻沒有改變。當(dāng)布線設(shè)計(jì)人員設(shè)計(jì)混合信號(hào)電路時(shí),為實(shí)現(xiàn)有效布線,仍需要關(guān)鍵的布線知識(shí)。本文將以逐次逼近型A/D轉(zhuǎn)換器和∑-△型A/D轉(zhuǎn)換器為例,探討A/D轉(zhuǎn)換器所需的PCB布線策略。圖1. 12位CMOS逐次逼近型A/D轉(zhuǎn)換器的方框圖。此轉(zhuǎn)換器使用了由電容陣列形成的電荷分布。
2019-07-09 07:23:04
現(xiàn)在的軟件、無(wú)線電、數(shù)字圖像采集都需要有高速的A/D采樣保證有效性和精度,一般的測(cè)控系統(tǒng)也希望在精度上有所突破,人類數(shù)字化的浪潮推動(dòng)了A/D轉(zhuǎn)換器不斷變革,而A/D轉(zhuǎn)換器是人類實(shí)現(xiàn)數(shù)字化的先鋒
2019-07-09 08:21:45
E***通道D/A轉(zhuǎn)換器
2019-03-05 10:50:53
E***通道D/A轉(zhuǎn)換器
2019-03-05 13:31:03
描述ADC12D1600RFRB 參考設(shè)計(jì)提供了展示高速數(shù)字轉(zhuǎn)換器應(yīng)用(其中整合了時(shí)鐘、電源管理和信號(hào)處理)的平臺(tái)。此參考設(shè)計(jì)利用 1.6 GSPS ADC12D1600RF 器件、板載 FPGA
2018-12-17 16:16:17
為了滿足智能手機(jī)功能日益提高的數(shù)據(jù)需求,現(xiàn)代數(shù)字移動(dòng)通信系統(tǒng)的基礎(chǔ)設(shè)施必須持續(xù)發(fā)展以支持更寬的帶寬和更快的數(shù)據(jù)轉(zhuǎn)換。為實(shí)現(xiàn)高速的數(shù)據(jù)速率,數(shù)字轉(zhuǎn)換器中的數(shù)字中頻處理、包括DDC(數(shù)字下變頻器
2019-08-01 07:26:17
恩智浦半導(dǎo)體(NXP Semiconductors)近日宣布,其推出的支持JESD204A標(biāo)準(zhǔn)的CGV? 系列數(shù)據(jù)轉(zhuǎn)換器,與Xilinx? 高性能Virtex?-6 FPGA及低成本Spartan
2019-08-09 06:08:11
PAM2305D 1A降壓型DC-DC轉(zhuǎn)換器的典型應(yīng)用。 PAM2305D是一款降壓型電流模式DC-DC轉(zhuǎn)換器。在高負(fù)載時(shí),恒定頻率PWM控制可形成出色的穩(wěn)定性和瞬態(tài)響應(yīng)
2019-03-15 10:35:10
A/D轉(zhuǎn)換器片內(nèi)由模擬占主導(dǎo)轉(zhuǎn)變?yōu)橛蓴?shù)字占主導(dǎo),PCB的布線準(zhǔn)則卻沒有改變。當(dāng)布線設(shè)計(jì)人員設(shè)計(jì)混合信號(hào)電路時(shí),為實(shí)現(xiàn)有效布線,仍需要關(guān)鍵的布線知識(shí)。本文將以逐次逼近型A/D轉(zhuǎn)換器和∑-△型A/D轉(zhuǎn)換器
2018-08-28 15:28:40
10.STC15W408AS單片機(jī)A/D轉(zhuǎn)換器STC15系列單片機(jī)內(nèi)部集成了8路10位高速A/D轉(zhuǎn)換器。STC15系列單片機(jī)的A/D轉(zhuǎn)換口在P1口(P1.7-P1.0),有8路10位高速A/D轉(zhuǎn)換器
2021-11-26 07:36:19
通道 DAC 后面是兩個(gè)復(fù)合調(diào)制器,這兩個(gè)上變頻轉(zhuǎn)換器一個(gè)可用來(lái)為一個(gè)發(fā)送器確認(rèn)進(jìn)入 DAC A 和 B 的數(shù)據(jù),而另外一個(gè)則可用來(lái)為另一個(gè)發(fā)送器確認(rèn)進(jìn)入 DAC C 和 D 的數(shù)據(jù)。在使用求和模塊
2018-09-13 10:09:26
、數(shù)據(jù)存儲(chǔ)和USB通信等外圍功能模塊構(gòu)造而成。由于光纖微擾動(dòng)傳 感器的傳感采用的是光纖,所以首先需要將信號(hào)經(jīng)過光電轉(zhuǎn)換和A/D轉(zhuǎn)換,將信號(hào)轉(zhuǎn)換為適于FPGA處理的數(shù)字信號(hào)。然后,在FP-GA中進(jìn)行數(shù)據(jù)
2020-08-31 18:54:17
NEC單片機(jī)內(nèi)部集成的A/D轉(zhuǎn)換器是一種逐次逼近型A/D轉(zhuǎn)換器。逐次逼近型A/D轉(zhuǎn)換器是單片機(jī)常見的一種A/D轉(zhuǎn)換方式。逐次逼近型A/D轉(zhuǎn)換器的特點(diǎn)是:轉(zhuǎn)換速度比較快,價(jià)格適中,精度較高,因此逼近型
2011-11-09 12:33:51
半導(dǎo)體公司新推出的系列高速、高分辨率模/數(shù)轉(zhuǎn)換器(如CLC5958)就非常適用于需要高速、高分辨率的信號(hào)采集系統(tǒng)。
2019-11-05 08:14:16
高速轉(zhuǎn)換器是什么
2021-03-04 07:26:53
AD7705的內(nèi)部結(jié)構(gòu)16位Σ-Δ A/D轉(zhuǎn)換器AD7705與微控制器的接口設(shè)計(jì)
2021-04-08 06:30:58
模擬設(shè)計(jì)中必須要考慮的因素有哪些?高精度高速A/D轉(zhuǎn)換器時(shí)鐘穩(wěn)定電路設(shè)計(jì)
2021-04-14 06:54:35
-1.0mA~+1.0mA;這兩款D/A轉(zhuǎn)換器3線制串行控制接口引腳為CSB、CLK、DI,數(shù)據(jù)鎖存方式為CSB方式。 圖4 BH2226FV、BH2226F內(nèi)部框圖BH2227FV、BH2228FV分別為
2019-04-16 05:08:58
在4位逐次逼近型轉(zhuǎn)換器中,D/A轉(zhuǎn)換器的基準(zhǔn)電壓為10v,輸入的模擬電壓為6.92v,求轉(zhuǎn)換結(jié)果
2023-05-09 14:19:57
高速度、高精度A/D轉(zhuǎn)換器中,比較器的精度和速度直接影響轉(zhuǎn)換電路的轉(zhuǎn)換精度和轉(zhuǎn)換速度等關(guān)鍵指標(biāo);在數(shù)據(jù)傳輸器中,比較器的性能對(duì)數(shù)據(jù)傳輸?shù)恼`碼率有著很大的影響;在切換功率調(diào)節(jié)器中,調(diào)節(jié)器的功率調(diào)節(jié)性能
2019-07-08 07:44:28
在選擇高速A/D轉(zhuǎn)換器時(shí),設(shè)計(jì)師必須考慮的因素是什么?用于評(píng)定A/D的最常用性能參數(shù)有哪些?
2021-04-14 06:34:22
數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過頻率控制字、相位控制字及參考時(shí)鐘的控制來(lái)實(shí)現(xiàn)輸出信號(hào)的調(diào)頻調(diào)相,并且輸出信號(hào)具有頻率轉(zhuǎn)換快、頻率分辨率高和相位噪聲低等優(yōu)點(diǎn)。綜合上述特點(diǎn),設(shè)計(jì)運(yùn)用PCI
2019-07-18 06:35:45
基于FPGA的高速A_D轉(zhuǎn)換控制器設(shè)計(jì)采 用 器 件 實(shí) 現(xiàn) 對(duì) 高 速 轉(zhuǎn) 換 芯 片 的 實(shí) 時(shí) 采 樣 控 制 解決 了 傳 統(tǒng) 方 法 的 速 度 問 題 使 用 語(yǔ) 言 采 用 自 頂 向
2012-08-11 15:36:53
中優(yōu)勢(shì)明顯。FPGA資源豐富、速度快、開發(fā)方便快捷,因此在高速數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過頻率控制字、相位控制字及參考時(shí)鐘的控制來(lái)實(shí)現(xiàn)輸出信號(hào)的調(diào)頻調(diào)相,并且輸出信號(hào)具有頻率轉(zhuǎn)換快、頻率
2012-09-06 12:40:54
摘要: 介紹了一種由PCI 9054 和EP1C6Q240C8 構(gòu)成的高速數(shù)據(jù)采集系統(tǒng), 詳細(xì)地?cái)⑹隽讼到y(tǒng)設(shè)計(jì)原理與軟硬件的實(shí)現(xiàn)方法。該系統(tǒng)具有結(jié)構(gòu)簡(jiǎn)單、工作可靠、經(jīng)濟(jì)實(shí)用等特點(diǎn)。關(guān)鍵詞:PCI
2010-09-22 08:51:09
應(yīng)用PWM實(shí)現(xiàn)D/A轉(zhuǎn)換的理論分析應(yīng)用周期一定而高低電平的占空比可以調(diào)制的PWM方波信號(hào),實(shí)現(xiàn)PWM信號(hào)到D/A轉(zhuǎn)換器的理想方法是:采用模擬低通濾波器濾掉PWM輸出的高頻部分,保留低頻的直流分量,即可
2011-08-26 09:49:56
) 以其可靠性好、集成度高、功耗低和運(yùn)算速度高等優(yōu)勢(shì),在高速實(shí)時(shí)圖像采集系統(tǒng)得到廣泛應(yīng)用。這里采用FPGA控制MV-D1024E系列相機(jī)的數(shù)據(jù)接口,實(shí)現(xiàn)了脫離PC機(jī)的圖像采集卡功能。為方便系統(tǒng)和用戶輸入,設(shè)計(jì)了基于USB的PC機(jī)接口。通過USB接口,同樣可用于脫離PC機(jī)的系統(tǒng)。
2019-07-02 08:11:34
A/D轉(zhuǎn)換器最常見的誤差有哪些?如何使高分辨率A/D轉(zhuǎn)換器獲得更高性能?
2021-04-22 06:08:22
本文研究設(shè)計(jì)了一種基于高速隔離芯片的高速串行隔離型ADC。該數(shù)字隔離型ADC頻帶寬,延時(shí)小,穩(wěn)定性高并且電路結(jié)構(gòu)簡(jiǎn)單。利用FPGA作為控制器,很好地實(shí)現(xiàn)了模數(shù)轉(zhuǎn)換和隔離傳輸。
2021-05-06 06:38:57
本文設(shè)計(jì)了一種基于FPGA的高速串行輸入/輸出A/D轉(zhuǎn)換器的控制器。
2021-05-07 06:51:37
請(qǐng)問∑-△A/D轉(zhuǎn)換器的優(yōu)點(diǎn)是什么?如何通過∑-△A/D轉(zhuǎn)換器去設(shè)計(jì)地震采集系統(tǒng)前置放大器?
2021-04-13 07:10:28
本文將詳細(xì)論述采用CPLD技術(shù)來(lái)實(shí)現(xiàn)120MHz高速A/D采集卡的設(shè)計(jì)方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來(lái)實(shí)現(xiàn)。
2021-04-30 06:27:01
CLC5958的內(nèi)部結(jié)構(gòu)及基本特性CLC5958應(yīng)用的注意事項(xiàng)有哪些采用可編程邏輯器件和A/D轉(zhuǎn)換器組成的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案
2021-04-15 06:50:05
U1069A Acqiris高速PCI數(shù)字轉(zhuǎn)換器
2019-11-05 08:13:31
本文提出了一種新的包括PCI9054單周期讀、寫和存儲(chǔ)器映射傳輸?shù)脑O(shè)計(jì),并討論了通用PCI總線高速數(shù)據(jù)采集卡的實(shí)現(xiàn)方案。
2021-06-08 06:28:30
我現(xiàn)在想用FPGA來(lái)實(shí)現(xiàn)對(duì)高速A/D轉(zhuǎn)換后(數(shù)據(jù)量達(dá)到***Mb/s)的數(shù)據(jù)進(jìn)行處理和存儲(chǔ),有可能實(shí)現(xiàn)么?
2016-09-09 16:49:42
控制器、D/A轉(zhuǎn)換器及數(shù)碼寄存器組成。逐次比較型A/D轉(zhuǎn)換器的特點(diǎn)是轉(zhuǎn)換速度較快,且輸出代 碼的位數(shù)多,精度高?! ?.雙積分型A/D轉(zhuǎn)換器 雙積分型A/D轉(zhuǎn)換器是一種間接A/D轉(zhuǎn)換器。其工作原理
2021-03-15 16:32:20
升壓型PFM控制DC/DC轉(zhuǎn)換器的基本工作原理PFM控制電路的實(shí)現(xiàn)PFM控制電路模擬結(jié)果
2021-04-22 06:31:07
調(diào)整和演進(jìn),滿足新設(shè)計(jì)的需要。 為什么需要高速轉(zhuǎn)換器轉(zhuǎn)FPGA串行接口 JESD204數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)由JEDEC委員會(huì)制定,旨在標(biāo)準(zhǔn)化并減少高速數(shù)據(jù)轉(zhuǎn)換器與FPGA(現(xiàn)場(chǎng)可編程門陣列)等其它
2018-12-25 09:27:33
用于高速數(shù)據(jù)轉(zhuǎn)換器的串行接口有哪些選擇?
2021-04-09 06:55:28
的并行信號(hào)再與FPGA進(jìn)行數(shù)據(jù)交互。通過專用轉(zhuǎn)換器USB3300,SN65LV1023,SN65LV1224使得FPGA只與并行信號(hào)和相應(yīng)的控制信號(hào)連接,而不與USB協(xié)議和LVDS協(xié)議的復(fù)雜物理層信號(hào)
2018-11-22 11:24:30
如何用高速A/D轉(zhuǎn)換器測(cè)量脈沖波形?
2021-04-15 06:19:21
怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22
AD選型需要考慮的因素A/D器件和芯片是實(shí)現(xiàn)單片機(jī)數(shù)據(jù)采集的常用外圍器件。A/D轉(zhuǎn)換器的品種繁多、性能各異,在設(shè)計(jì)數(shù)據(jù)采集系統(tǒng)時(shí),首先碰到的就是如何選擇合適的A/D轉(zhuǎn)換器以滿足系統(tǒng)設(shè)計(jì)要求
2022-01-13 06:01:07
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來(lái)設(shè)計(jì),其通用性、靈活性差,不能
2009-10-30 15:09:49
T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器實(shí)現(xiàn)原理是什么?
2021-10-21 07:57:46
T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器實(shí)現(xiàn)原理是什么?T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器的引腳有哪些?T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器有哪幾種工作模式?
2021-07-14 09:17:26
高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來(lái)實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺(tái)中多路高
2010-09-22 08:29:4181
詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)計(jì)方案,并通過仿真驗(yàn)證了該方案的可行性。該采集卡的采集速度快,精度高,結(jié)
2010-12-02 16:41:2817 基于FPGA的PCI接口控制器的設(shè)計(jì)與實(shí)現(xiàn)
pci總線是高速同步總線,采用高度綜合優(yōu)化的總線結(jié)構(gòu),目前廣泛應(yīng)用于各種計(jì)算機(jī)系統(tǒng)中,總線以32位(或64位)
2009-12-14 14:29:541736 為了實(shí)現(xiàn)FPGA 與PC 之間高速數(shù)據(jù)的雙向同時(shí)傳輸,設(shè)計(jì)了采用PCI 接口實(shí)現(xiàn)的雙向高速傳輸系統(tǒng)。系統(tǒng)中采用PCI9054 作為PCI 接口芯片連接PCI 總線與FPGA ,并通過PCI 驅(qū)動(dòng)程序的設(shè)計(jì)來(lái)提高數(shù)據(jù)
2011-05-14 11:08:2334 基于FPGA、PCI9054、SDRAM和DDS設(shè)計(jì)了用于某遙測(cè)信號(hào)模擬源的專用板卡。PCI9054實(shí)現(xiàn)與上位機(jī)的數(shù)據(jù)交互,FPGA實(shí)現(xiàn)PCI本地接口轉(zhuǎn)換、數(shù)據(jù)接收發(fā)送控制及DDS芯片的配置。通過WDM驅(qū)動(dòng)程序設(shè)計(jì)及
2012-03-01 15:37:3083 數(shù)據(jù)采集系統(tǒng)的總體架構(gòu)如圖1所示,其中PCI核、DMA控制器與A/D控制器均在FPGA內(nèi)部實(shí)現(xiàn)。為實(shí)現(xiàn)多路并行采樣,可選用多片A/D器件并行處理的方式,在FPGA的高速狀態(tài)機(jī)控制下,完成模擬信號(hào)經(jīng)過
2018-08-28 10:16:0712734 介紹了一種用FPGA實(shí)現(xiàn)對(duì)高速A/D轉(zhuǎn)換芯片的控制電路,討論了這一控制電路設(shè)計(jì)思想,提出了更好地解決高速A/D采樣與較慢速的單片機(jī)數(shù)據(jù)處理間矛盾的鏈接方法。
2018-09-21 17:00:2926
評(píng)論
查看更多