電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電源/新能源>電源設(shè)計(jì)應(yīng)用>CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)

CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

基于DSPCPLD多方案現(xiàn)場(chǎng)可編程配置

在繼電保護(hù)測(cè)試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測(cè)與控制方案。用DSP實(shí)現(xiàn)算法和多方案的配置,用CPLD進(jìn)行實(shí)時(shí)檢測(cè)和控制,是一種較好的獨(dú)立運(yùn)行模式。一般CPLD的配置依靠專
2011-10-17 15:22:26961

CPLDDSP系統(tǒng)的應(yīng)用設(shè)計(jì)

CPLDDSP系統(tǒng)的應(yīng)用設(shè)計(jì)
2011-08-03 16:15:49

CPLDIGBT驅(qū)動(dòng)設(shè)計(jì)的應(yīng)用是什么

CPLDIGBT驅(qū)動(dòng)設(shè)計(jì)的應(yīng)用是什么
2021-04-29 07:03:04

CPLD汽車制動(dòng)性能檢測(cè)系統(tǒng)的應(yīng)用

CPLD汽車制動(dòng)性能檢測(cè)系統(tǒng)的應(yīng)用汽車制動(dòng)性是汽車主動(dòng)安全的主要性能之一,是汽車行駛安全的重要保障。因此,汽車的制動(dòng)性能的檢測(cè)研究為其制動(dòng)性能試驗(yàn)研究和生產(chǎn)檢測(cè)提供了條件,為提高制動(dòng)性能提供了
2009-04-16 13:56:57

CPLD通信數(shù)據(jù)傳輸的應(yīng)用是什么?

CPLD程序如何去實(shí)現(xiàn)?CPLD通信數(shù)據(jù)傳輸的應(yīng)用是什么?
2021-05-25 06:53:01

CPLD是什么?CPLD高速尋址中有哪些應(yīng)用?

CPLD是什么?CPLD高速尋址中有哪些應(yīng)用?
2021-05-06 07:40:21

DSP+CPLD下載程序失敗

本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯 自己做的一塊板子,(CPLDDSP 上電后有引腳連接在一起)1.當(dāng)只向其中一塊芯片下載程序時(shí)能成功。(比如向
2015-07-28 17:24:08

DSP+CPLD配置問題

CPLD控制AD 轉(zhuǎn)換芯片進(jìn)行轉(zhuǎn)換,轉(zhuǎn)換之后將數(shù)字信號(hào)傳給外部RAM ,請(qǐng)問各位大神,怎么編寫DSP訪問外部RAM的程序。
2016-03-05 11:37:37

DSP2812+CPLD

自己做的DSP2812+CPLD板子
2016-01-18 14:39:49

DSP/MCU/ARM/CPLD/FPGA對(duì)比分析哪個(gè)好?

DSP、MCU、ARM、CPLD/FPGA對(duì)比分析哪個(gè)好?
2021-10-22 07:17:10

DSP電源設(shè)計(jì)的應(yīng)用

的有較大延遲的真有效值轉(zhuǎn)換發(fā)展為周期實(shí)時(shí)采樣計(jì)算;相位測(cè)量則在幅值測(cè)量的基礎(chǔ)上,由原來的間相脈沖填充法發(fā)展為乘法器矢量測(cè)量?! ?b class="flag-6" style="color: red">DSP 的高速處理能力,使其可以實(shí)現(xiàn)DDS CPLD 或FPGA
2018-11-29 17:08:05

DSPCPLD協(xié)同控制的高速圖像通信系統(tǒng)的設(shè)計(jì)

的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)
2019-06-20 07:31:29

DSPCPLD協(xié)同控制的高速圖像通信系統(tǒng)的設(shè)計(jì)介紹

是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)
2019-07-26 07:16:41

DSPCPLD數(shù)據(jù)訪問

如何在CPLD內(nèi)部構(gòu)造一個(gè)雙口RAM,實(shí)現(xiàn)DSPCPLD讀寫數(shù)據(jù)
2015-10-25 17:14:50

DSP及FPGA系統(tǒng)設(shè)計(jì)的應(yīng)用

1 引言信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢(shì),從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機(jī),到今天DSP及FPGA系統(tǒng)設(shè)計(jì)的應(yīng)用,電子設(shè)計(jì)技術(shù)已邁入了一個(gè)全新
2021-10-29 08:55:40

DSP開發(fā)板上CPLD是用來擴(kuò)展IO口嗎?

DSP開發(fā)板上見到CPLD,完全不知道是什么。。。百度了一下說是像FPGA這種的可編程邏輯器件。用來擴(kuò)展IO口?不懂額,為什么stm32開發(fā)板上不用擴(kuò)展IO口,DSP就需要呢?CPLD跟FPGA
2019-02-19 06:35:32

dsp+cpld系統(tǒng),外接看門狗芯片,喂狗信號(hào)是誰給的?

各位老師,dspcpld 外接看門狗芯片。啟動(dòng)的時(shí)候先是由cpld獨(dú)自輸出喂狗信號(hào)給WDI,然后等dsp下載完程序后,再讓dsp接管對(duì)看門狗的控制,這樣dsp跑飛了系統(tǒng)才能復(fù)位。這樣的說法對(duì)么?謝謝各位老師
2013-09-16 18:55:05

dsp 2407+CPLD實(shí)驗(yàn)指導(dǎo)書

dsp 2407+CPLD實(shí)驗(yàn)指導(dǎo)書
2012-05-02 00:19:20

DSP系統(tǒng)怎樣去避免出現(xiàn)噪聲和EMI問題?

DSP系統(tǒng)如何去避免出現(xiàn)噪聲和EMI問題?
2021-04-26 06:32:23

定點(diǎn)DSP系統(tǒng)可否實(shí)現(xiàn)浮點(diǎn)運(yùn)算?

定點(diǎn)DSP系統(tǒng)可否實(shí)現(xiàn)浮點(diǎn)運(yùn)算?當(dāng)然可以,因?yàn)?b class="flag-6" style="color: red">DSP都可以用C,只要是可以使用c語言的場(chǎng)合都可以實(shí)現(xiàn)浮點(diǎn)運(yùn)算。
2009-04-07 09:06:17

【TL6748 DSP申請(qǐng)】基于DSPCPLD的智能監(jiān)測(cè)系統(tǒng)設(shè)計(jì)與開發(fā)

申請(qǐng)理由:初學(xué)DSP,希望能有塊開發(fā)板盡快入門,謝謝項(xiàng)目描述:實(shí)現(xiàn)對(duì)電力系統(tǒng)大型設(shè)備智能在線監(jiān)測(cè),將CPLD/FPGA和DSP技術(shù)結(jié)合起來實(shí)現(xiàn)智能監(jiān)測(cè)裝置系統(tǒng)的解決方案,解決了以往智能儀器采用51系列單片機(jī)作為底層處理器存在的數(shù)據(jù)處理能力弱,速度慢以及實(shí)時(shí)性不強(qiáng)的問題。
2015-10-29 11:00:03

【下載】《CPLD/FPGA的開發(fā)與應(yīng)用》

的邊界掃描測(cè)試第5章 Xilinx Foundation應(yīng)用基礎(chǔ)第6章 Foundation高級(jí)應(yīng)用第7章 VHDL語言簡介第8章 CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)的應(yīng)用第9章 CPLD/FPGA通信
2018-03-29 17:11:59

什么是CPLD,怎么選擇

什么是CPLD,怎么選擇?CPLD雙軸位置檢測(cè)系統(tǒng)的應(yīng)用設(shè)計(jì)
2021-04-30 06:24:23

基于CPLDDSP與聲卡的接口技術(shù)

DSP檢測(cè)到麗iS引腳的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)INTl執(zhí)行程序。 從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是中斷程序完成的,故DSP
2018-12-14 10:57:58

基于CPLDDSP人機(jī)接口方案

,它的作用是當(dāng)CPLD確定鍵盤按鍵的數(shù)值后,利用中斷將鍵值傳送到DSP。CPLD硬件結(jié)構(gòu)設(shè)計(jì)如圖所示CPLD的設(shè)計(jì)主要是利用CPLD對(duì)鍵盤、液晶和各種狀態(tài)指示燈進(jìn)行控制。由于
2019-05-21 05:00:16

基于CPLD系統(tǒng)I2C總線的設(shè)計(jì)

基于CPLD系統(tǒng)I2C總線的設(shè)計(jì)
2012-08-17 11:17:28

基于DSP+CPLD的無刷直流電機(jī)三環(huán)控制設(shè)計(jì)

信號(hào)和DSP給出的PWM信號(hào)和電機(jī)轉(zhuǎn)向信號(hào)進(jìn)行邏輯綜合處理,產(chǎn)生控制功率管開關(guān)的相序,使電機(jī)的三相電樞繞組按一定順序?qū)◤亩鴮?shí)現(xiàn)對(duì)BLDCM的控制。系統(tǒng)CPLD另外一個(gè)功能是根據(jù)電機(jī)霍爾位置信號(hào)計(jì)算電機(jī)
2012-12-21 09:35:24

基于DSPCPLD的空間瞬態(tài)光輻射信號(hào)實(shí)時(shí)識(shí)別處理

極大地提高現(xiàn)有空間瞬態(tài)信號(hào)探測(cè)的自動(dòng)錄取和分析能力。實(shí)時(shí)信號(hào)處理技術(shù),dsp+cpld方式是目前國際上比較通用的方法,如美國、俄羅斯等多采用這種方式。dsp是一種可編程的數(shù)字微處理器。與單片機(jī)相比
2019-06-25 06:26:46

基于LABVIEW與DSP的串口通信電力系統(tǒng)的應(yīng)用

基于LABVIEW與DSP的串口通信電力系統(tǒng)的應(yīng)用
2012-08-15 18:53:31

如何用CPLD實(shí)現(xiàn)DSP2407A與S3C4480的通信?

本設(shè)計(jì)以Xilinx公司的XC95108為例,通過CPLD開辟2塊獨(dú)立的SRAM區(qū)域(各1字節(jié))來實(shí)現(xiàn)DSP2407A與S3C4480的并行通信。
2021-06-03 07:06:56

如何設(shè)計(jì)一種基于CPLDDSP器件的多分辨率圖像采集處理系統(tǒng)?

本文設(shè)計(jì)了一種基于CPLDDSP器件的多分辨率圖像采集處理系統(tǒng),重點(diǎn)介紹了CPLD采集過程邏輯控制的靈活應(yīng)用。
2021-06-04 06:08:56

怎么制作CPLDDSP控制的仿真時(shí)序(有償幫助)

跪求,有償幫助 , 跪求大牛有償幫助 DSPCPLD的仿真時(shí)序圖。。。聯(lián)系方式 QQ:1548551049
2014-04-15 20:29:34

怎么實(shí)現(xiàn)基于DSP+CPLD的斷路器智能控制單元設(shè)計(jì)?

本文介紹的智能控制單元采用數(shù)字信號(hào)處理器(DSP)及嵌入式實(shí)時(shí)操作系統(tǒng)完成各種數(shù)據(jù)的處理、通信和算法的設(shè)計(jì),而狀態(tài)量的采集和執(zhí)行信號(hào)輸出將由復(fù)雜可編程邏輯器(CPLD)完成,主要是基于CPLD內(nèi)部硬件電路結(jié)構(gòu)的可靠性和對(duì)狀態(tài)采集的實(shí)時(shí)性,該系統(tǒng)可以滿足系統(tǒng)控制實(shí)時(shí)性及可靠性的要求。
2021-05-08 06:44:24

怎么實(shí)現(xiàn)基于DSP芯片和CPLD的剎車控制系統(tǒng)設(shè)計(jì)?

本文硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)的轉(zhuǎn)子位置信號(hào)的邏輯換相
2021-05-12 06:44:08

怎樣巧用DSP電源設(shè)計(jì)的應(yīng)用?

延遲的真有效值轉(zhuǎn)換發(fā)展為周期實(shí)時(shí)采樣計(jì)算;相位測(cè)量則在幅值測(cè)量的基礎(chǔ)上,由原來的間相脈沖填充法發(fā)展為乘法器矢量測(cè)量。  DSP 的高速處理能力,使其可以實(shí)現(xiàn)DDS CPLD 或FPGA及測(cè)量電路
2018-10-23 16:22:43

有償找一位精通CPLDDSP的高手

有償找一位精通CPLDDSP的高手,需要教的內(nèi)容為:CPLD中用Verilog語言編寫增量式編碼器信號(hào)的鑒相細(xì)分、計(jì)數(shù)功能,以及CPLDDSP之間進(jìn)行數(shù)據(jù)傳輸通信、DSP編寫相關(guān)算法以及
2013-07-26 20:49:22

求一種基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實(shí)現(xiàn)方案

本文首先介紹了并聯(lián)型APF的系統(tǒng)結(jié)構(gòu)和工作原理,然后討論了基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實(shí)現(xiàn)方案,并對(duì)該控制系統(tǒng)的硬件電路和軟件系統(tǒng)設(shè)計(jì)進(jìn)行了研究,最后給出了實(shí)驗(yàn)波形,驗(yàn)證了控制策略的有效性。
2021-04-22 06:16:02

請(qǐng)問為什么DSP系統(tǒng)要使用CPLD?

另外,DSP系統(tǒng)為什么要使用CPLD?有大俠指導(dǎo)嗎?
2019-07-05 03:42:00

請(qǐng)問如何實(shí)現(xiàn)CPLD系統(tǒng)編程?

如何實(shí)現(xiàn)CPLD系統(tǒng)編程?
2021-04-25 07:05:12

采用CPLDDSP與聲卡的接口技術(shù)

的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)INTl執(zhí)行程序。從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是中斷程序完成的,故DSP的DMA執(zhí)行頻率受限于DSP
2019-05-31 05:00:03

采用CPLDDSP與聲卡的接口電路設(shè)計(jì)

到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)INTl執(zhí)行程序。從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是中斷程序完成的,故DSP的DMA執(zhí)行頻率受限于DSP每秒可執(zhí)行的中斷
2019-06-05 05:00:14

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu),CPLD高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺(tái)介紹CPLD高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用
2021-04-08 06:11:56

基于CPLDDSP 的級(jí)聯(lián)型多電平逆變器控制系統(tǒng)的設(shè)計(jì)介

本文基于級(jí)聯(lián)型多電平逆變器的拓?fù)浣Y(jié)構(gòu)及其PWM 調(diào)制技術(shù)的特點(diǎn),設(shè)計(jì)出一套以DSP 和復(fù)雜可編程邏輯器件CPLD為核心的控制系統(tǒng)。該系統(tǒng)采用載波移相的SPWM 調(diào)制方法產(chǎn)生PWM 脈沖控
2009-04-03 11:46:5427

DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場(chǎng)可編程配置

結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSPCPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLDDSP 控制下的被動(dòng)串行配置過程。設(shè)
2009-04-15 08:50:5529

基于CPLDDSP和液晶模塊接口設(shè)計(jì)

講述快速器件DSP和慢速器件液晶模塊的接口方法;結(jié)合作者實(shí)際工作的一個(gè)成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過CPLD 接口的硬件和軟件實(shí)例。
2009-04-16 10:26:4422

單片機(jī)應(yīng)用系統(tǒng)CPLD 應(yīng)用設(shè)計(jì)

在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51 應(yīng)用系統(tǒng)中的CPLD 應(yīng)用設(shè)計(jì)實(shí)例, 詳細(xì)分析CPLD 的應(yīng)用和實(shí)現(xiàn)方法,提出設(shè)計(jì)中選用和使用CPLD
2009-05-14 13:49:4939

DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場(chǎng)可編程配置

結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSPCPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLDDSP 控制下的被動(dòng)串行配置過程。設(shè)
2009-05-18 14:33:2416

CPLD在交流電機(jī)控制系統(tǒng)中的測(cè)速應(yīng)用

介紹了基于CPLD 的交流電機(jī)控制系統(tǒng)測(cè)速子系統(tǒng)的設(shè)計(jì)原理及自頂向下的設(shè)計(jì)方法。測(cè)速子系統(tǒng)應(yīng)用一片復(fù)雜可編程器(CPLD)EPM7128 和VHDL 語言設(shè)計(jì),不占用電機(jī)控制系統(tǒng)中主控DSP
2009-05-26 10:46:0623

基于CPLDDSP和液晶模塊接口設(shè)計(jì)

講述快速器件DSP 和慢速器件液晶模塊的接口方法;結(jié)合作者實(shí)際工作的一個(gè)成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過CPLD 接口的硬件和軟件實(shí)例。關(guān)鍵
2009-05-31 14:27:2222

基于DSPCPLD的ADS7805多通道數(shù)據(jù)采集

設(shè)計(jì)了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSPCPLD 之間接口的硬件與軟件設(shè)計(jì)。關(guān)鍵詞 DSP;CPLD
2009-06-18 08:14:3058

基于DSP+CPLD可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)

針對(duì)柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺(tái)。該平臺(tái)集成度高、穩(wěn)定性強(qiáng),能實(shí)現(xiàn)生產(chǎn)過程的高速度、高精度要求,實(shí)現(xiàn)了基于CPLD的可重構(gòu)設(shè)計(jì),提高了系
2009-06-18 09:58:2523

DSPCPLD在分布式變電站遠(yuǎn)動(dòng)終端監(jiān)控系統(tǒng)的應(yīng)用

本文主要介紹數(shù)字信號(hào)處理器(DSP)和復(fù)雜可編程邏輯控制器(CPLD)在遠(yuǎn)動(dòng)終端控制系統(tǒng)中的應(yīng)用。為提高系統(tǒng)的實(shí)時(shí)響應(yīng)性能和信號(hào)處理能力,在硬件上,采用DSPCPLD技術(shù),提
2009-08-07 10:36:5311

基于CPLDDSP的線陣CC 檢測(cè)系統(tǒng)的設(shè)計(jì)

基于CPLDDSP 設(shè)計(jì)了線陣CCD 檢測(cè)系統(tǒng),CCD 的時(shí)序驅(qū)動(dòng)由CPLD 實(shí)現(xiàn),經(jīng)過運(yùn)放后的視頻信號(hào)由TMS320F2812 進(jìn)行采集和處理,此檢測(cè)系統(tǒng)已成功應(yīng)用于醫(yī)藥包裝行業(yè)的數(shù)粒機(jī)系統(tǒng),能夠可
2009-08-13 14:53:4622

CPLD實(shí)現(xiàn)DSP與背板VME總線之間的連接

介紹了采用CPLD 實(shí)現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">系統(tǒng)設(shè)計(jì)方法。設(shè)計(jì)中采用VHDL 語言對(duì)CPLD 進(jìn)行編程。同時(shí)由于CPLD 的現(xiàn)場(chǎng)可編程特性,增強(qiáng)了整個(gè)系統(tǒng)
2009-08-15 08:39:2351

基于DSPCPLD的ADS7805多通道數(shù)據(jù)采集

設(shè)計(jì)了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSPCPLD 之間接口的硬件與軟件設(shè)計(jì)。
2009-11-30 16:23:4043

基于CPLD的PSK系統(tǒng)設(shè)計(jì)

復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路和DSP 的優(yōu)勢(shì),既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD 的數(shù)字調(diào)制系統(tǒng)的研究具有重要的實(shí)際意義。本文論
2009-11-30 16:30:1720

基于DSPCPLD的液晶模塊的設(shè)計(jì)

本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計(jì)與實(shí)現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問題,給
2010-01-20 14:48:1554

基于CPLD+DSP的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)

 為了實(shí)現(xiàn)實(shí)時(shí)便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場(chǎng)應(yīng)用,設(shè)計(jì)一種基于DSP C6416的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)CPLD進(jìn)行處理邏輯和視頻同步控制,通過兩個(gè)雙端口RAM作為數(shù)據(jù)輸
2010-07-10 16:29:1135

基于DSP+CPLD可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)

針對(duì)柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺(tái)。該平臺(tái)集成度高、穩(wěn)定性強(qiáng),能實(shí)現(xiàn)生產(chǎn)過程的高速度、高精度要求,實(shí)現(xiàn)了基于CPLD的可重構(gòu)設(shè)計(jì),提高了系統(tǒng)
2010-07-13 15:44:0213

單片機(jī)應(yīng)用系統(tǒng)CPLD應(yīng)用設(shè)計(jì)

在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51應(yīng)用系統(tǒng)中的CPLD應(yīng)用設(shè)計(jì)實(shí)例,詳細(xì)分析CPLD的應(yīng)用和實(shí)現(xiàn)方法,提出設(shè)計(jì)中選用和使用CPLD
2010-07-14 14:04:2539

CPLDDSP系統(tǒng)中的應(yīng)用設(shè)計(jì)

以max700系列為代表!介紹了CPLDDSP系統(tǒng)中的應(yīng)用實(shí)例" 該方案具有一定的普遍適用性"
2010-07-19 17:05:2139

基于DSPCPLD電能質(zhì)量監(jiān)測(cè)裝置的設(shè)計(jì)

設(shè)計(jì)了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測(cè)裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時(shí)序,丈中詳細(xì)介紹了CPLD對(duì)DSP外圍器件的邏輯接口設(shè)計(jì),通過MAX+PLUSII對(duì)CPLD的控制時(shí)序進(jìn)行
2010-08-26 16:06:2031

基于CPLD的清分機(jī)紙幣圖像采集系統(tǒng)

 介紹了基于CPLD的清分機(jī)紙幣圖像采集控制系統(tǒng)。采用接觸式傳感器(CIS)SV233A4W對(duì)高速運(yùn)行的鈔票進(jìn)行圖像采樣,并將采樣數(shù)據(jù)緩存到CPLD內(nèi)部RAM中,為后續(xù)的DSP等圖像處理模
2010-12-22 16:43:1638

基于DSPCPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)

基于DSPCPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn) 帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒有并行總線那
2009-03-28 15:07:471105

基于DSPCPLD的寬帶信號(hào)源的設(shè)計(jì)

【摘 要】 利用DSPCPLD來設(shè)計(jì)寬帶信號(hào)源,將DSP軟件控制上的靈活性和CPLD硬件上的高速、高集成度和可編程性有機(jī)地結(jié)合起來,一方面使得信號(hào)源控制簡單、可靠,同時(shí)保證產(chǎn)生
2009-05-16 19:06:011031

CPLD實(shí)現(xiàn)DSP與PLX9054之間的連接

摘要: 介紹了利用CPLD實(shí)現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">系統(tǒng)設(shè)計(jì)方法,并給出了相應(yīng)的系統(tǒng)設(shè)計(jì)原理圖,同時(shí)對(duì)該系統(tǒng)的性能進(jìn)行了分析。
2009-06-20 13:12:101294

基于DSPCPLD的液晶模塊的設(shè)計(jì)

基于DSPCPLD的液晶模塊的設(shè)計(jì) 引言DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強(qiáng)等優(yōu)良技術(shù)和較低的價(jià)格特性。嵌入式系統(tǒng)的實(shí)時(shí)性好、占用資
2010-01-21 10:31:13744

基于DSPCPLD可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)與仿真

基于DSPCPLD 可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)與仿真 1、前言   隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,各工業(yè)發(fā)達(dá)國家投入巨資,對(duì)現(xiàn)代
2010-02-09 10:52:11576

基于DSP芯片和CPLD的剎車控制系統(tǒng)設(shè)計(jì)

本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無刷直流電機(jī)
2010-07-09 11:06:50998

CPLDDSP多SPI端口通信設(shè)計(jì)

本文給出了DSP多SPI端口通信的設(shè)計(jì)與實(shí)現(xiàn)過程,討論了其中的關(guān)鍵技術(shù)問題。SPI多端口通信方法基于CPLD實(shí)現(xiàn),易移植,易于實(shí)現(xiàn)功能擴(kuò)展,可廣泛應(yīng)用于各種采用SPI通信方式的自動(dòng)化裝
2011-05-30 11:22:223294

CPLD在TMS320F2812系統(tǒng)中的應(yīng)用

系統(tǒng)的開發(fā)采用了 DSP+CPLD 的結(jié)構(gòu),這種結(jié)構(gòu)將DSP 較強(qiáng)的數(shù)據(jù)運(yùn)算能力與CPLD 的高集成性、硬件可重復(fù)編程性結(jié)合在一起,使系統(tǒng)的設(shè)計(jì)過程更加的合理、緊湊和簡化
2011-06-14 10:28:202949

基于DSP+CPLD的智能IED設(shè)計(jì)

本文的設(shè)計(jì)師基于DSPCPLD搭建的智能IED(Intelligent Electronic Device,智能電力監(jiān)測(cè)裝置)可以同時(shí)采集多路信號(hào),并通過FFT算法得到電網(wǎng)運(yùn)行的關(guān)鍵數(shù)據(jù)
2011-07-02 11:15:581277

基于DSPCPLD的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

設(shè)計(jì)了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSPCPLD之間接口的硬件與軟件設(shè)計(jì)。
2011-09-27 14:33:511810

DSP+CPLD實(shí)現(xiàn)指紋識(shí)別系統(tǒng)

本文主要論述了以DSP作為數(shù)據(jù)處理的核心模塊,以CPLD作為中央控制器的指紋識(shí)別系統(tǒng)設(shè)計(jì)。該系統(tǒng)采用了高性能器件,使系統(tǒng)具有很高的運(yùn)行速度。在指紋圖像的處理上采用了切實(shí)有效
2011-09-30 15:11:50156

復(fù)雜可編程邏輯器件_CPLD_在DSP交流電機(jī)控制系統(tǒng)中的應(yīng)用

復(fù)雜可編程邏輯器件_CPLD_在DSP交流電機(jī)控制系統(tǒng)中的應(yīng)用
2016-04-15 18:06:159

基于DSP_CPLD的開關(guān)磁阻電機(jī)的控制器設(shè)計(jì)

基于DSP_CPLD的開關(guān)磁阻電機(jī)的控制器設(shè)計(jì),有興趣的同學(xué)可以下載學(xué)習(xí)
2016-04-26 17:53:4637

TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)

TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)機(jī)器人驅(qū)動(dòng)與控制系統(tǒng)中的應(yīng)用
2016-05-06 16:54:547

基于DSP_CPLD的四電動(dòng)舵機(jī)伺服控制器設(shè)計(jì)

基于DSP_CPLD的四電動(dòng)舵機(jī)伺服控制器設(shè)計(jì)
2017-10-20 08:24:044

基于DSP+CPLD構(gòu)架的電能質(zhì)量檢測(cè)裝置

設(shè)計(jì)了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測(cè)裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時(shí)序,丈中詳細(xì)介紹了CPLD對(duì)DSP外圍器件的邏輯接口設(shè)計(jì),通過MAX+PLUSII對(duì)CPLD的控制
2017-11-14 14:28:208

ARM,DSP,FPGA,CPLD,SOPC,SOC的區(qū)別 FPGA與CPLD的區(qū)別詳解

ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系 arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。 DSP主要用來計(jì)算
2018-04-18 07:19:004349

如何使用DSPCPLD進(jìn)行語音處理系統(tǒng)的設(shè)計(jì)資料說明

討論了 以數(shù)字信號(hào)處理器(DSP)和復(fù)雜可編程邏輯器件(CPLD)為核心的語音處理系統(tǒng)的設(shè)計(jì),介紹了該系統(tǒng)的框圖和詳細(xì)的硬件設(shè)計(jì)方案.調(diào)試結(jié)果表明該系統(tǒng)工作穩(wěn)定,性能良好,可用于語音信號(hào)編解碼和處理算法的設(shè)計(jì)與開發(fā)
2019-05-28 16:25:186

基于DSP+CPLD的低壓斷路器群組控制.pdf

基于DSP+CPLD的低壓斷路器群組控制.pdf
2022-02-07 11:18:314

已全部加載完成