電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>模擬技術(shù)>CTSD精密ADC—第4部分:輕松驅(qū)動(dòng)ADC輸入和基準(zhǔn)電壓源,簡(jiǎn)化信號(hào)鏈設(shè)計(jì)

CTSD精密ADC—第4部分:輕松驅(qū)動(dòng)ADC輸入和基準(zhǔn)電壓源,簡(jiǎn)化信號(hào)鏈設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

CTSD精密ADC—利用異步采樣速率轉(zhuǎn)換(ASRC)簡(jiǎn)化數(shù)字?jǐn)?shù)據(jù)接口

本系列文章已突出介紹了連續(xù)時(shí)間Σ-Δ(CTSD)模數(shù)轉(zhuǎn)換器(ADC)調(diào)制器環(huán)路的架構(gòu)特性,這種架構(gòu)能夠簡(jiǎn)化ADC模擬輸入端的信號(hào)鏈設(shè)計(jì)?,F(xiàn)在討論將ADC數(shù)據(jù)與外部數(shù)字主機(jī)接口以對(duì)此數(shù)據(jù)執(zhí)行應(yīng)用相關(guān)
2022-05-13 14:02:517127

ADC最佳SNR性能取決于輸入低噪聲信號(hào)基準(zhǔn)電壓

要獲得 ADC 的最佳 SNR 性能并不僅僅是給 ADC 輸入提供低噪聲信號(hào),提供一個(gè)低噪聲基準(zhǔn)電壓是同等重要。
2017-10-19 13:51:2511076

傳統(tǒng)ADC的前端設(shè)計(jì)

本文重點(diǎn)介紹新型連續(xù)時(shí)間Sigma-Delta (CTSD)精密ADC最重要的架構(gòu)特性之一:輕松驅(qū)動(dòng)阻性輸入基準(zhǔn)電壓源。
2022-08-01 10:04:493179

CTSD ADC的固有混疊抑制解決方案

本文比較了現(xiàn)有精密ADC架構(gòu)的混疊抑制解決方案背后的設(shè)計(jì)復(fù)雜性。我們將闡述一個(gè)理論,以此說(shuō)明CTSD ADC架構(gòu)本身固有的混疊抑制性能。我們還展示如何簡(jiǎn)化信號(hào)鏈設(shè)計(jì),并探討CTSD ADC的擴(kuò)展優(yōu)勢(shì)。最后,我們將介紹新的測(cè)量和性能參數(shù),以量化混疊抑制。
2022-08-01 09:59:56390

如何改進(jìn)精密ADC信號(hào)鏈設(shè)計(jì)

本身具有架構(gòu)優(yōu)勢(shì),簡(jiǎn)化信號(hào)鏈設(shè)計(jì),從而縮減了解決方案尺寸,有助于客戶(hù)縮短終端產(chǎn)品的上市時(shí)間。為了說(shuō)明CTSD ADC本身的架構(gòu)優(yōu)勢(shì)及其如何適用于各種精密中等帶寬應(yīng)用,我們將深入分析信號(hào)鏈設(shè)計(jì),讓設(shè)計(jì)人員了解CTSD技術(shù)的關(guān)鍵優(yōu)勢(shì),并探索AD4134 精密ADC易于設(shè)計(jì)的特性。
2022-08-01 10:14:41518

ADC驅(qū)動(dòng)器設(shè)計(jì)考慮

部分ADC均需要輸入信號(hào)具有一定的驅(qū)動(dòng)能力,以滿(mǎn)足ADC內(nèi)部采樣電路的建立要求。然而在很多應(yīng)用場(chǎng)景,類(lèi)如傳感器前端等,輸入信號(hào)驅(qū)動(dòng)能力極弱,因此需要在輸入信號(hào)ADC之間使用Buffer來(lái)提供
2022-12-01 16:39:391034

CTSD ADC:如何改進(jìn)精密ADC信號(hào)鏈設(shè)計(jì)

本身具有架構(gòu)優(yōu)勢(shì),簡(jiǎn)化信號(hào)鏈設(shè)計(jì),從而縮減了解決方案尺寸,有助于客戶(hù)縮短終端產(chǎn)品的上市時(shí)間。為了說(shuō)明CTSD ADC本身的架構(gòu)優(yōu)勢(shì)及其如何適用于各種精密中等帶寬應(yīng)用,我們將深入分析信號(hào)鏈設(shè)計(jì),讓設(shè)計(jì)人員了解CTSD技術(shù)的關(guān)鍵優(yōu)勢(shì),并探索AD4134 精密ADC易于設(shè)計(jì)的特性。
2023-06-16 10:20:411274

CTSD ADC—第1部分:如何改進(jìn)精密ADC信號(hào)鏈設(shè)計(jì)

為了減少數(shù)字微控制器或DSP的大量后處理工作,設(shè)計(jì)人員可使用高性能精密ADC。
2021-08-11 14:26:241748

CTSD精密ADC — 第2部分:為信號(hào)鏈設(shè)計(jì)人員介紹CTSD架構(gòu)

CTSD ADC的一個(gè)關(guān)鍵優(yōu)勢(shì)是它提供一個(gè)易于驅(qū)動(dòng)的連續(xù)電阻輸入,而非傳統(tǒng)的前置開(kāi)關(guān)電容采樣器。反相放大器電路具有類(lèi)似的輸入阻抗概念,我們將其用作構(gòu)建CTSD調(diào)制器環(huán)路的起始模塊。
2021-08-13 10:35:411706

ADC信號(hào)中放大器噪聲對(duì)總噪聲有什么貢獻(xiàn)

簡(jiǎn)介當(dāng)模數(shù)轉(zhuǎn)換器(ADC)的模擬輸入驅(qū)動(dòng)至額定滿(mǎn)量程輸入電壓時(shí),ADC提供最佳性能。但在許多應(yīng)用中,最大可用信號(hào)與額定電壓不同,可能需要調(diào)整。用于滿(mǎn)足這一要求的器件之一是可變?cè)鲆娣糯笃?VGA
2018-10-23 11:43:54

ADC輸入保護(hù)的設(shè)計(jì)經(jīng)驗(yàn),看完覺(jué)得太值了!

= ADC 輸入,紫色 = 基準(zhǔn)電壓。左側(cè)圖像未添加肖特基二極管,右側(cè)圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅(qū)動(dòng)輸入,紫色 = 基準(zhǔn)電壓(交流耦合)左側(cè)圖像未添加
2021-02-22 09:29:39

ADC代碼轉(zhuǎn)換回相應(yīng)的電壓

到輸出代碼。 圖 1:ADC輸入傳遞函數(shù)(N = 4) 滿(mǎn)量程范圍和輸入基準(zhǔn)電壓要注意所使用ADC的FSR,因?yàn)椴煌?b class="flag-6" style="color: red">ADC有不同的FSR。FSR總是與基準(zhǔn)電壓成正比,也可能取決于任何內(nèi)部增益,如公式
2019-03-26 06:45:01

ADC的低功耗參考和雙極電壓調(diào)節(jié)電路參考設(shè)計(jì)

描述 此 TI 精密驗(yàn)證設(shè)計(jì)可為單電源、低功耗信號(hào)調(diào)整電路提供原理、組件選擇和仿真,旨在將 +/-5 V 輸入信號(hào)轉(zhuǎn)換為單電源低功耗 16 位 ΔΣ ADC 的正確輸入范圍,例如,MSP430 內(nèi)部
2022-09-20 06:02:09

基準(zhǔn)設(shè)計(jì)的重要性

采樣電容會(huì)從輸入引腳AIN驅(qū)動(dòng)電容上抽取電荷。 常被忽略的地方是,整個(gè)采樣轉(zhuǎn)化周期里,SAR-ADC需要從信號(hào)電路中抽取一次電荷,而要從基準(zhǔn)REF中抽取N次電荷(N等于ADC的位數(shù)),而且抽取的周期
2019-06-18 06:10:03

基準(zhǔn)電壓電路設(shè)計(jì)中遇到的挑戰(zhàn)和要求

電路的電壓噪聲必須保持為 LSB 電壓的一小部分。 結(jié)論本文討論了如何針對(duì)精密逐次逼近型 ADC 設(shè)計(jì)基準(zhǔn)電壓電路,并強(qiáng)調(diào)了如何判斷某些常見(jiàn)問(wèn)題。文中的計(jì)算公式用于估算基準(zhǔn)電壓電路的驅(qū)動(dòng)能力和噪聲要求,以便有更高的概率使該電路通過(guò)硬件測(cè)試。
2020-04-14 07:00:00

基準(zhǔn)電壓電路設(shè)計(jì)中遇到的挑戰(zhàn)和要求是什么?

高分辨率、逐次逼近型 ADC 的整體精度取決于精度、穩(wěn)定性和其基準(zhǔn)電壓驅(qū)動(dòng)能力。ADC基準(zhǔn)電壓輸入端的開(kāi)關(guān)電容具有動(dòng)態(tài)負(fù)載,因此基準(zhǔn)電壓電路必須能夠處理與時(shí)間和吞吐速率相關(guān)的電流。某些ADC
2021-03-16 12:04:19

電壓基準(zhǔn)噪聲對(duì)增量累加ADC中的DC噪聲性能的影響

ADC上,并且測(cè)量噪聲性能,這樣通常能夠獲得一個(gè)比較好的基準(zhǔn)噪聲測(cè)量值。如何選擇一個(gè)基準(zhǔn)電壓對(duì)于在整個(gè)ADC輸入范圍內(nèi)實(shí)現(xiàn)低噪聲/高分辨率性能來(lái)說(shuō),一個(gè)低噪聲基準(zhǔn)重要。基準(zhǔn)噪聲需求將取決于系統(tǒng)
2019-06-19 04:45:10

電壓參考對(duì)ADC/DAC混合信號(hào)部分的影響

設(shè)計(jì)來(lái)說(shuō),不存在一個(gè)普遍通用的解決方案。但是,在隨后的系列文章中,我將介紹幾款與各種各樣不同的轉(zhuǎn)換器一起工作的電路。我們下次見(jiàn)。參考文獻(xiàn)·《電壓參考如何影響您的性能:1部分,共3部分》,作者
2019-05-13 14:11:30

精密基準(zhǔn)電壓芯片中的“初始電壓精度”是什么意思?

精密基準(zhǔn)電壓芯片中的“初始電壓精度”是什么意思?例如ADR06的初始精度:±0.1%
2023-11-23 06:13:31

精密數(shù)據(jù)采集信號(hào)噪聲研究

在很多應(yīng)用中,模擬前端接收單端或差分信號(hào),并執(zhí)行所需的增益或衰減、抗混疊濾波及電平轉(zhuǎn)換,之后在滿(mǎn)量程電平下驅(qū)動(dòng) ADC 輸入端。今天,我們就深入探討下精密數(shù)據(jù)采集信號(hào)的噪聲分析,并研究這種信號(hào)的總噪聲貢獻(xiàn)。
2019-07-16 07:12:38

精密數(shù)據(jù)采集信號(hào)的噪聲分析

的總噪聲貢獻(xiàn)。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅(qū)動(dòng)輸入、18位、1 MSPS PulSAR? ADC AD7982,同時(shí)低噪聲精密5 V基準(zhǔn)電壓 ADR435 用來(lái)
2021-03-27 06:30:00

精密數(shù)據(jù)采集信號(hào)的噪聲分析探討

的總噪聲貢獻(xiàn)。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅(qū)動(dòng)輸入、18位、1 MSPS PulSAR? ADC AD7982,同時(shí)低噪聲精密5 V基準(zhǔn)電壓 ADR435 用來(lái)
2018-10-24 10:25:35

精密逐次逼近型ADC基準(zhǔn)電壓的設(shè)計(jì)方案

粘連代碼,因此基準(zhǔn)電壓電路的電壓噪聲必須保持為L(zhǎng)SB電壓的一小部分?! 〗Y(jié)論  本文設(shè)計(jì)了一種精密逐次逼近型ADC設(shè)計(jì)基準(zhǔn)電壓電路方案,并強(qiáng)調(diào)了如何判斷某些常見(jiàn)問(wèn)題。文中的計(jì)算公式用于估算基準(zhǔn)電壓電路的驅(qū)動(dòng)能力和噪聲要求,以便有更高的概率使該電路通過(guò)硬件測(cè)試。(作者:Alan Walsh)
2018-09-27 10:57:26

精密逐次逼近型ADC設(shè)計(jì)基準(zhǔn)電壓電路的研究

有關(guān),也可能會(huì)造成粘連代碼,因此基準(zhǔn)電壓電路的電壓噪聲必須保持為L(zhǎng)SB電壓的一小部分?! ?結(jié)論  本文討論了如何針對(duì)精密逐次逼近型ADC設(shè)計(jì)基準(zhǔn)電壓電路,并強(qiáng)調(diào)了如何判斷某些常見(jiàn)問(wèn)題。文中
2018-09-27 10:29:41

驅(qū)動(dòng)ADC輸入時(shí)簡(jiǎn)化設(shè)計(jì)流程的方法

帶來(lái)諸多優(yōu)勢(shì)。我們首先來(lái)看一種常見(jiàn)應(yīng)用,其中需要將高電壓信號(hào)源進(jìn)行電平轉(zhuǎn)換,將其轉(zhuǎn)換為所需的 ADC 輸入范圍。圖 1 中的簡(jiǎn)單壓器可用來(lái)解決該問(wèn)題,即將 +/-5V 信號(hào)電平轉(zhuǎn)換為 0-5V。該
2018-09-19 14:45:39

AD6676的優(yōu)缺點(diǎn)分析 ∑-?型ADC的意義何在?

整形功能,其本質(zhì)是就將帶內(nèi)量化噪聲“推出”或者從目標(biāo)頻帶中濾除。相較于離散時(shí)間ADC,CTSD不使用開(kāi)關(guān)電容來(lái)對(duì)輸入信號(hào)進(jìn)行采樣。CTSD ADC噪聲基于調(diào)制器內(nèi)的環(huán)路濾波器響應(yīng)而整形。這導(dǎo)致噪聲
2018-10-31 10:48:38

ADuC7060的ADC為什么無(wú)法使用外部基準(zhǔn)電壓?

高于1.35V時(shí),必須將該位置1.這樣,可以將基準(zhǔn)電壓頻”,解釋中的將基準(zhǔn)電壓頻是什么意思???難道是說(shuō)基準(zhǔn)電壓超過(guò)1.35V后,若將該位置1,則實(shí)際基準(zhǔn)電壓只有外部基準(zhǔn)電壓的一半,即ADC
2024-01-15 07:23:03

ADuC7060的ADC無(wú)法使用外部基準(zhǔn)電壓

時(shí),必須將該位置1.這樣,可以將基準(zhǔn)電壓頻”,解釋中的將基準(zhǔn)電壓頻是什么意思???難道是說(shuō)基準(zhǔn)電壓超過(guò)1.35V后,若將該位置1,則實(shí)際基準(zhǔn)電壓只有外部基準(zhǔn)電壓的一半,即ADC輸入電壓
2018-12-03 09:14:47

DAQ ADAQ798x為何要配置ADC驅(qū)動(dòng)器?

: ADAQ798x集成ADC將0 V至VREF的單極性單端信號(hào)轉(zhuǎn)換成16位結(jié)果。VREF為基準(zhǔn)電壓,其是在外部產(chǎn)生,可在2.4 V至5.1 V范圍內(nèi)設(shè)置。必須配置ADC驅(qū)動(dòng)器以轉(zhuǎn)換輸入的輸出范圍,使其適合
2023-12-11 07:50:39

Maxim 提供優(yōu)異的信號(hào)解決方案(ADC、DAC、復(fù)用器···)

Maxim Integrated提供優(yōu)異的信號(hào)解決方案(ADC、DAC、復(fù)用器、放大器等),以創(chuàng)新、高精度、高成效設(shè)計(jì)幫助用戶(hù)達(dá)到設(shè)計(jì)目標(biāo)。我們始終與客戶(hù)保持密切合作,開(kāi)發(fā)最合適、最完備的解決方案
2014-01-20 10:04:20

SAR ADC輸入類(lèi)型間的性能比較-第一部分

:量化信號(hào)的范圍。(Bennett, W. R.)(1948年7月)內(nèi)部噪聲:為了分析ADC的SNR,我們首先假定一個(gè)噪聲可忽略不計(jì)的理想AC驅(qū)動(dòng)器??墒褂脙蓚€(gè)對(duì)于ADC重要的量化噪聲
2018-09-12 11:25:57

SAR ADC模擬輸入架構(gòu)

基準(zhǔn)電壓輸入設(shè)置。單端雙極性輸入的直觀表示可參見(jiàn)上圖。采用單端雙極性輸入的器件有AD7656A-1。偽差輸入如果需要感測(cè)信號(hào)地或從載流地層解耦相對(duì)測(cè)量結(jié)果,信號(hào)設(shè)計(jì)人員可能考慮遷移至偽差輸入結(jié)構(gòu)
2018-10-18 11:25:47

SAR型ADC應(yīng)用

采樣誤差,如下圖所示:所以標(biāo)準(zhǔn)的SAR型ADC驅(qū)動(dòng)電路需要基準(zhǔn)驅(qū)動(dòng)電路,抗混疊濾波器,輸入驅(qū)動(dòng)電路等三個(gè)部分,其電路結(jié)構(gòu)如下:除了上述的兩個(gè)關(guān)鍵問(wèn)題以外,SAR型ADC采樣電路往往還需要配備電壓基準(zhǔn)
2019-08-06 04:45:15

【干貨分享】高精度逐次逼近型ADC支持電路的設(shè)計(jì)和故障排除

基準(zhǔn)輸入電流的平均值 基準(zhǔn)電壓的吸電流能力 在故障條件下,ADC輸入可能會(huì)超過(guò)基準(zhǔn)電壓 ADC驅(qū)動(dòng)器從更寬電軌運(yùn)行 電流/電荷釋放到REF節(jié)點(diǎn) 基準(zhǔn)電壓電路需要吸電流功能
2023-12-19 07:16:31

不同的SAR ADC模擬輸入架構(gòu)研究

配置,容許信號(hào)擺幅介于對(duì)地正滿(mǎn)量程與負(fù)滿(mǎn)量程之間。同樣,滿(mǎn)量程通常由ADC基準(zhǔn)電壓輸入設(shè)置。單端雙極性輸入的直觀表示可參見(jiàn)圖2。采用單端雙極性輸入的器件有AD7656A-1。圖2. 單端雙極性。偽差
2018-10-17 10:24:38

為什么高分辨率 Δ-Σ 模數(shù)轉(zhuǎn)換器中會(huì)有噪聲?

源的典型信號(hào)這可能很復(fù)雜,請(qǐng)閱讀5部分學(xué)習(xí)ENBW近似方法以簡(jiǎn)化分析。6.如果將外部放大器添加到ADC輸入端,這會(huì)如何影響系統(tǒng)噪聲性能?通過(guò)將ADC和放大器與各自的噪聲源分開(kāi)可更輕松地進(jìn)行噪聲分析
2019-08-08 04:45:09

使用傳感器接口儀表放大器來(lái)驅(qū)動(dòng)ADC輸入的設(shè)計(jì)

LT6372系列所具有的低1/f噪聲特性,原因是后者采用專(zhuān)有工藝制造。此外,可能需要添加額外的緩沖和增益級(jí)以放大微小的傳感器信號(hào)。采用儀表放大器直接驅(qū)動(dòng)ADC時(shí),放大器級(jí)或基準(zhǔn)電壓都沒(méi)有與之相當(dāng)?shù)念~外
2021-12-02 07:00:00

全能DAQ ADAQ798x的常見(jiàn)ADC驅(qū)動(dòng)器配置方案

集成ADC將0 V至VREF的單極性單端信號(hào)轉(zhuǎn)換成16位結(jié)果。VREF為基準(zhǔn)電壓,其是在外部產(chǎn)生,可在2.4 V至5.1 V范圍內(nèi)設(shè)置。必須配置ADC驅(qū)動(dòng)器以轉(zhuǎn)換輸入的輸出范圍,使其適合集成ADC
2018-10-11 10:14:33

全面的ADC選型指南是一個(gè)簡(jiǎn)化工具,便于選擇信號(hào)找到最佳解決方案

全面的精密ADC選型指南,為您的信號(hào)找到最佳解決方案:最高精度的轉(zhuǎn)換最低信號(hào)密度最快采樣較低的信號(hào)功耗傳感器與高阻抗輸入直接連接
2019-01-05 13:07:52

具有高共模輸入范圍的簡(jiǎn)單分立式單端轉(zhuǎn)差精密儀表放大器電路

解決方案的成本和性能與單芯片儀表放大器不相上下。圖1詳細(xì)介紹了所提出的精密系統(tǒng)設(shè)計(jì),該設(shè)計(jì)允許用戶(hù)在存在高共模電壓的情況下測(cè)量差分信號(hào)。該電路包括一個(gè)輸入緩沖器、一個(gè)ADC驅(qū)動(dòng)器和一個(gè)基準(zhǔn)電壓
2018-10-19 10:30:35

幾乎完全抗擾度的精密基準(zhǔn)電壓LT1021

LT1021DCN8-10負(fù)電流基準(zhǔn)電壓驅(qū)動(dòng)的典型應(yīng)用。 LT1021是一款精密基準(zhǔn)電壓,具有超低漂移和低噪聲特性,極佳的長(zhǎng)期穩(wěn)定性以及對(duì)輸入電壓變化的幾乎完全抗擾度。參考輸出的電流和吸收電流均高達(dá)10mA
2020-04-02 09:38:16

利用傳感器和ADC提高精度

ADC,使它們不受變化的溫度和電源電壓的影響。圖4. 該設(shè)計(jì)中電流驅(qū)動(dòng)傳感器的電流源由一個(gè)電阻,一個(gè)運(yùn)算放大器和一個(gè)電壓基準(zhǔn)組成。與圖4類(lèi)似的另一種方法如圖5所示的電路,無(wú)需電流電壓基準(zhǔn)。需要
2019-06-10 05:00:05

電壓基準(zhǔn)與雙電壓基準(zhǔn)的對(duì)決-第一部分

Ying Zhou1 開(kāi)發(fā)一個(gè)低漂移系統(tǒng)會(huì)很難,特別是在使用雙極輸入信號(hào)時(shí)更是如此。諸如圖1中顯示的雙向電流感測(cè)的應(yīng)用要求使用兩個(gè)良好匹配的低漂移基準(zhǔn)電壓。第一個(gè)電壓,VREF定義ADC的滿(mǎn)量程范圍
2018-09-12 11:39:51

可能使用內(nèi)部帶隙電壓基準(zhǔn)作為ADC電壓基準(zhǔn)嗎?

大家好,我有一個(gè)問(wèn)題,配置PIC18F85 J94ADC。在22.3.2頁(yè)中,從PIC18F97 J95家庭數(shù)據(jù)表中得知,內(nèi)部帶隙基準(zhǔn)電壓可用于ADC基準(zhǔn)電壓。然而,在寄存器描述中沒(méi)有提到這樣
2019-01-29 06:04:01

基于SiP技術(shù)提高精密數(shù)據(jù)采集信號(hào)密度

一個(gè)高精度、低功耗的16位SAR ADC;一個(gè)低功耗、高帶寬、高輸入阻抗的ADC驅(qū)動(dòng)器;一個(gè)穩(wěn)定的低功耗基準(zhǔn)電壓緩沖器;以及一個(gè)高效的電源管理模塊。這些信號(hào)組件已通過(guò)SiP技術(shù)集成到一個(gè)數(shù)
2018-10-19 10:20:23

如何充分利用MCU內(nèi)集成式ADC的靈活性,使你的設(shè)計(jì)從激烈的競(jìng)爭(zhēng)中脫穎而出—第一部分

基準(zhǔn)選項(xiàng) 按照通道選擇單端或差輸入 可編程的位數(shù) 基準(zhǔn)選項(xiàng) 針對(duì)ADC14的可選基準(zhǔn)選項(xiàng)可以靈活地為不同的應(yīng)用提供最佳的基準(zhǔn)電壓。這個(gè)基準(zhǔn)電壓必須大于最大輸入信號(hào);不過(guò)這個(gè)電壓值越接近最大輸入信號(hào)
2018-08-31 17:50:58

如何將ADC代碼轉(zhuǎn)換為電壓

。 圖 1:ADC輸入傳遞函數(shù)(N = 4) 滿(mǎn)量程范圍和輸入基準(zhǔn)電壓要注意所使用ADC的FSR,因?yàn)椴煌?b class="flag-6" style="color: red">ADC有不同的FSR。FSR總是與基準(zhǔn)電壓成正比,也可能取決于任何內(nèi)部增益,如公式3所示
2019-07-23 04:45:01

射頻采樣ADC輸入保護(hù):這不是魔法

超過(guò)允許的最大電壓,則它會(huì)導(dǎo)致VGS擊穿(亦稱(chēng)為氧化層擊穿)。這通常在MOSFET處于導(dǎo)通狀態(tài)且在柵極施加了相對(duì)于極的過(guò)量電壓時(shí)發(fā)生。未緩沖ADC的故障機(jī)制圖4顯示的是一個(gè)未緩沖ADC輸入。采樣過(guò)程由
2018-11-01 11:25:01

ADC代碼轉(zhuǎn)換為相應(yīng)的輸入電壓

和采取行動(dòng)的操作者。因此,重要的是將數(shù)字碼正確地與它們表示的模擬信號(hào)建立關(guān)聯(lián)。滿(mǎn)量程范圍和輸入基準(zhǔn)電壓要注意所使用ADC的FSR,因?yàn)椴煌?b class="flag-6" style="color: red">ADC有不同的FSR。FSR總是與基準(zhǔn)電壓成正比,也可能
2018-06-21 09:42:04

怎么保護(hù)ADC輸入

5.6V齊納二極管。圖3. 黃色 = ADC輸入,紫色 = 基準(zhǔn)電壓。左側(cè)圖像未添加肖特基二極管,右側(cè)圖像添加了肖特基二極管。圖4. 黃色 = ADC輸入,綠色 = ADC驅(qū)動(dòng)輸入,紫色 = 基準(zhǔn)電壓
2018-10-19 09:57:47

探究寬帶GSPS ADC中的DDC(1部分

。圖1.抽取系數(shù)為8時(shí),每8個(gè)樣本僅選擇8個(gè)樣本,拋棄7個(gè)樣本。你們猜猜第二個(gè)問(wèn)題是什么?在2部分中,我們將看看其他常見(jiàn)問(wèn)題之一,敬請(qǐng)期待。
2018-10-26 11:16:21

新興的CTSD ADC是怎樣彌補(bǔ)傳統(tǒng)的ADC性能的?

流水線型ADC與SAR ADC有什么不同?與流水線型ADC、SAR ADC相比,CTSD ADC有什么優(yōu)勢(shì)?
2021-04-20 06:39:17

求大神分享一種用于高速高精度ADC電壓基準(zhǔn)設(shè)計(jì)

本文對(duì)電壓基準(zhǔn)引起的ADC系統(tǒng)的DNL誤差進(jìn)行了建模分析,提出了一種采用二階曲率補(bǔ)償技術(shù)的電壓基準(zhǔn)電路,該電路運(yùn)用低噪聲兩級(jí)運(yùn)放進(jìn)行箝位,同時(shí)在采用共共柵電流鏡技術(shù)的基礎(chǔ)上加入了PSR提高電路。
2021-04-20 06:51:42

看完這篇,你也能輕松設(shè)計(jì)ADC輸入保護(hù)電路

= ADC 輸入,紫色 = 基準(zhǔn)電壓。左側(cè)圖像未添加肖特基二極管,右側(cè)圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅(qū)動(dòng)輸入,紫色 = 基準(zhǔn)電壓(交流耦合)左側(cè)圖像未添加
2020-10-29 09:19:21

請(qǐng)問(wèn)ADuCM360/1可以檢測(cè)到ADC輸入或外部基準(zhǔn)電壓輸入的開(kāi)路/短路嗎?

可以檢測(cè)到ADC輸入或外部基準(zhǔn)電壓輸入的開(kāi)路/短路嗎?我需要確保我的應(yīng)用能夠檢測(cè)接線問(wèn)題。
2024-01-15 06:17:23

請(qǐng)問(wèn)下基準(zhǔn)電壓電路設(shè)計(jì)中遇到的挑戰(zhàn)和要求是什么?

本文討論了如何針對(duì)精密逐次逼近型ADC設(shè)計(jì)基準(zhǔn)電壓電路,并強(qiáng)調(diào)了如何判斷某些常見(jiàn)問(wèn)題。
2021-04-07 06:29:22

請(qǐng)問(wèn)可驅(qū)動(dòng)電流的高精度基準(zhǔn)電壓是怎樣的?

信號(hào),所有這些都需要干凈的電源。微控制器可能有多個(gè)電源輸入,包括模擬電源。圖11. 混合信號(hào)應(yīng)用作為一般規(guī)則,微控制器的高噪聲數(shù)字電源電壓應(yīng)與干凈精密的模擬電源和基準(zhǔn)電壓隔離。LT6658的兩路輸出
2018-10-31 10:34:04

請(qǐng)問(wèn)如何使用ADC內(nèi)部基準(zhǔn)電壓

如何使用ADC內(nèi)部基準(zhǔn)電壓
2020-12-28 07:12:45

連續(xù)時(shí)間Σ-Δ型ADC的優(yōu)勢(shì)介紹

整形功能,其本質(zhì)是就將帶內(nèi)量化噪聲“推出”或者從目標(biāo)頻帶中濾除。相較于離散時(shí)間ADCCTSD不使用開(kāi)關(guān)電容來(lái)對(duì)輸入信號(hào)進(jìn)行采樣。 CTSD ADC噪聲基于調(diào)制器內(nèi)的環(huán)路濾波器響應(yīng)而整形。這導(dǎo)致噪聲
2023-12-11 08:14:37

高精度ADC信號(hào)中固定頻率降低雜散的特定設(shè)計(jì)解決方案

耦合通過(guò)外部基準(zhǔn)而導(dǎo)致的雜散問(wèn)題ADC參考其直流基準(zhǔn)電壓電平將模擬信號(hào)量化成一個(gè)數(shù)字碼。因此,直流基準(zhǔn)電壓輸入上的噪聲將直接饋入ADC輸出的數(shù)字碼。AD7175-2是一款低噪聲、快速建立、多路復(fù)用
2018-10-19 10:38:17

高速差ADC驅(qū)動(dòng)器設(shè)計(jì)指南(一)

見(jiàn)公式3和公式4。需要注意實(shí)際的輸出共模電壓VOUT, cm和VOCM輸入端之間的差異,這個(gè)差異決定了輸出共模電平。對(duì)差ADC驅(qū)動(dòng)器的分析比對(duì)傳統(tǒng)運(yùn)放的分析要復(fù)雜得多。為了簡(jiǎn)化代數(shù)表達(dá)式,暫且定義
2018-10-17 10:52:42

多路ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì)

多路ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì):超聲成像系統(tǒng)通常使用一個(gè)大規(guī)模的模數(shù)轉(zhuǎn)換器ADC陣列。這些系統(tǒng)不僅需要精密的通道間匹配,而且還需要仔細(xì)設(shè)計(jì)電壓基準(zhǔn)系統(tǒng),以保持足夠的動(dòng)態(tài)
2009-02-22 14:06:1432

多路ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì)

本文主要講述的是多路ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì)。
2009-04-25 09:52:1031

ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì)方法

本文主要講述的是多路ADC系統(tǒng)的基準(zhǔn)電壓設(shè)計(jì)方法
2009-05-08 10:14:3524

14位Pipeline ADC設(shè)計(jì)的帶隙電壓基準(zhǔn)源技術(shù)

14位Pipeline ADC設(shè)計(jì)的帶隙電壓基準(zhǔn)源技術(shù) 目前,基準(zhǔn)電壓源被廣泛應(yīng)用與高精度比較器,
2010-04-23 09:42:493475

差分信號(hào)共模電壓ADC輸入電路設(shè)計(jì)

  隨著ADC的供電電壓的不斷降低,輸入信號(hào)擺幅的不斷降低,輸入信號(hào)的共模電壓的精確控制顯得越來(lái)越重要。交流耦合輸入
2010-11-26 10:27:594769

ADC基準(zhǔn)電壓源設(shè)計(jì)與實(shí)現(xiàn)

  高分辨率、逐次逼近型ADC的整體精度取決于精度、穩(wěn)定性和其基準(zhǔn)電壓源的驅(qū)動(dòng)能力。本文探討基準(zhǔn)電壓源電路設(shè)計(jì)中遇到的挑戰(zhàn)和要求。
2017-09-15 15:45:1717

單端輸入SAR ADC的介紹及其注意事項(xiàng)

1)。 圖 1:?jiǎn)味宿D(zhuǎn)換實(shí)例 盡管大部分單端 SAR ADC 都可處理單極性信號(hào),但一部分可用于處理幅值 (A) 可輕松超過(guò)電源的雙極性信號(hào)。有些支持一個(gè)通道,有些則支持多個(gè)通道。使用單端 ADC 輸入的一個(gè)常見(jiàn)應(yīng)用是電源電壓監(jiān)控。 下面是有關(guān)圖 1 中所用單端輸入 SAR ADC 的更多信息:
2017-10-19 14:52:3613

高分辨率逐次逼近型ADC基準(zhǔn)電壓源電路設(shè)計(jì)的要求是什么?

逐次逼近型ADC簡(jiǎn)化原理圖見(jiàn)圖1.采樣間隔期間,容性DAC連接至ADC輸入,并且與輸入電壓成比例的電荷被存儲(chǔ)在電容器中。轉(zhuǎn)換開(kāi)始后,DAC從輸入端斷開(kāi)。轉(zhuǎn)換算法逐個(gè)開(kāi)關(guān)每一位至基準(zhǔn)電壓或地。電容
2018-07-10 07:58:002404

差分信號(hào)共模電壓ADC輸入電路設(shè)計(jì)

隨著ADC的供電電壓的不斷降低,輸入信號(hào)擺幅的不斷降低,輸入信號(hào)的共模電壓的精確控制顯得越來(lái)越重要。交流耦合輸入相對(duì)比較簡(jiǎn)單,而直流耦合輸入就比較復(fù)雜。 典型的例子是正交下變頻(混頻器)輸出到ADC
2017-12-10 12:09:2411432

電壓基準(zhǔn)如何影響ADC性能,第2部分

本文是一個(gè)三部分系列的第2部分,它研究用于逐次逼近寄存器(SAR)模數(shù)轉(zhuǎn)換器(ADC)的電壓參考系統(tǒng)的設(shè)計(jì)和性能。
2018-05-15 10:41:408

ADC精密電壓基準(zhǔn)實(shí)現(xiàn)物聯(lián)網(wǎng)的測(cè)量平衡

精確測(cè)量是物理現(xiàn)象詳細(xì)分析的物聯(lián)網(wǎng)愿景的基礎(chǔ),精密電壓基準(zhǔn)對(duì)于精確測(cè)量至關(guān)重要。無(wú)論ADC的底層架構(gòu)如何,其操作從根本上依賴(lài)于輸入電壓與參考電壓的比較,以根據(jù)這些值創(chuàng)建適當(dāng)?shù)妮敵龃a。在理想情況下,這種關(guān)系表示為:
2019-02-20 08:43:003412

ADC的多種輸入類(lèi)型介紹

具有單端輸入ADC將模擬輸入電壓相對(duì)于地進(jìn)行數(shù)字化。單端輸入簡(jiǎn)化ADC驅(qū)動(dòng)器要求,降低信號(hào)鏈的復(fù)雜性并降低功耗。單端輸入可以是單極性或雙極性,其中單端單極性ADC上的模擬輸入僅在GND上方擺動(dòng)
2019-04-16 09:06:0021962

如何針對(duì)精密逐次逼近型ADC設(shè)計(jì)基準(zhǔn)電壓源電路

高分辨率、逐次逼近型 ADC 的整體精度取決于精度、穩(wěn)定性和其基準(zhǔn)電壓源的驅(qū)動(dòng)能力。ADC 基準(zhǔn)電壓輸入端的開(kāi)關(guān)電容具有動(dòng)態(tài)負(fù)載,因此基準(zhǔn)電壓源電路必須能夠處理與時(shí)間和吞吐速率相關(guān)的電流。某些
2021-01-07 23:55:0021

精密ADC驅(qū)動(dòng)器工具

精密ADC驅(qū)動(dòng)器工具
2021-02-03 10:52:122

輸入電壓ADC的輸出有所不同是怎么回事

什么問(wèn)題。有可能是通信問(wèn)題,或者是你的ADC沒(méi)有正確地測(cè)量模擬輸入。 調(diào)試測(cè)量問(wèn)題的最好工具是低噪聲電壓源和精密萬(wàn)用表,如圖1所示。使用這個(gè)電壓源作為ADC輸入信號(hào),而高精度萬(wàn)用表測(cè)量ADC輸入
2021-11-24 09:31:472421

信號(hào)鏈設(shè)計(jì)人員介紹CTSD架構(gòu)

本文將采用一種與傳統(tǒng)方法不同的方式介紹連續(xù)時(shí)間Σ-Δ (CTSD) ADC技術(shù),以便信號(hào)鏈設(shè)計(jì)人員了解這種簡(jiǎn)單易用的新型精密ADC技術(shù),將其想像成一個(gè)連接了某些已知組件的簡(jiǎn)單系統(tǒng)。
2022-08-25 16:14:08573

簡(jiǎn)化ADC輸入基準(zhǔn)驅(qū)動(dòng)簡(jiǎn)化信號(hào)鏈設(shè)計(jì)

另一方面,輸入端需要低通抗混疊濾波器,以確保高頻噪聲和干擾源嚴(yán)重衰減,以便當(dāng)它們因采樣到目標(biāo)頻帶而折返時(shí),性能不會(huì)下降?,F(xiàn)有ADC信號(hào)鏈設(shè)計(jì)人員面臨的挑戰(zhàn)是微調(diào)混疊抑制和輸出建立的相反要求。DTSD ADC的前端設(shè)計(jì)帶有驅(qū)動(dòng)器和抗混疊濾波器,如圖2所示。
2022-12-15 16:40:08921

共享基準(zhǔn)電壓源可能會(huì)影響精密ADC性能

施加在ADC基準(zhǔn)輸入端的電壓是一個(gè)特別關(guān)鍵的元件。通常,為了節(jié)省資金或電路板空間,在具有多個(gè)精密ADC的系統(tǒng)中,工程師會(huì)傾向于在系統(tǒng)中共享一個(gè)基準(zhǔn)電壓源,而不緩沖每個(gè)基準(zhǔn)電壓輸入。ADC中沒(méi)有內(nèi)部基準(zhǔn)電壓緩沖器的基準(zhǔn)電壓源引腳通常不是靜態(tài)節(jié)點(diǎn)。
2023-01-05 10:31:181240

精密逐次逼近型ADC電壓參考設(shè)計(jì)

高分辨率逐次逼近型ADC的整體精度取決于其基準(zhǔn)電壓源的精度、穩(wěn)定性和驅(qū)動(dòng)能力。ADC基準(zhǔn)輸入端的開(kāi)關(guān)電容構(gòu)成動(dòng)態(tài)負(fù)載,因此基準(zhǔn)電壓源電路必須能夠處理與時(shí)間和吞吐量相關(guān)的電流。一些ADC在片上集
2023-01-30 14:28:171438

多個(gè)ADC基準(zhǔn)電壓

具有多個(gè)模數(shù)轉(zhuǎn)換器(ADC)的系統(tǒng)可實(shí)現(xiàn)的精度直接取決于施加到ADC基準(zhǔn)電壓。例如,醫(yī)療超聲成像系統(tǒng)通常在接收器的波束成形器電子設(shè)備中包括大量ADC,通常按16、24、32等分組組織。最大光束精度
2023-02-25 10:51:361675

深入探討精密數(shù)據(jù)采集信號(hào)鏈的噪聲分析

貢獻(xiàn)。 如圖1所示,低功耗、低噪聲、全差分放 大器ADA4940-1驅(qū)動(dòng)差分輸入、18位、1 MSPS PulSAR ADC AD7982,同時(shí)低噪聲精 密5 V基準(zhǔn)電壓源ADR435用來(lái)提供ADC所需的5 V電源。此信號(hào)鏈無(wú)需額外驅(qū)動(dòng)器級(jí)和基準(zhǔn)電壓緩沖器,簡(jiǎn)化了模擬信號(hào)調(diào)理,可節(jié)
2023-03-21 12:20:04371

深入分析信號(hào)鏈設(shè)計(jì),助你了解CTSD技術(shù)的關(guān)鍵優(yōu)勢(shì)

本身具有架構(gòu)優(yōu)勢(shì),簡(jiǎn)化信號(hào)鏈設(shè)計(jì),從而縮減了解決方案尺寸,有助于客戶(hù)縮短終端產(chǎn)品的上市時(shí)間。為了說(shuō)明CTSD ADC本身的架構(gòu)優(yōu)勢(shì)及其如何適用于各種精密中等帶寬應(yīng)用,我們將深入分析信號(hào)鏈設(shè)計(jì),讓設(shè)計(jì)人員了解CTSD技術(shù)的關(guān)鍵優(yōu)勢(shì),并探索
2023-04-18 21:35:04560

CTSD精密ADC:利用異步采樣速率轉(zhuǎn)換(ASRC)簡(jiǎn)化數(shù)字?jǐn)?shù)據(jù)接口

本系列文章已突出介紹了連續(xù)時(shí)間Σ-Δ(CTSD)模數(shù)轉(zhuǎn)換器(ADC)調(diào)制器環(huán)路的架構(gòu)特性,這種架構(gòu)能夠簡(jiǎn)化ADC模擬輸入端的信號(hào)鏈設(shè)計(jì)?,F(xiàn)在討論將ADC數(shù)據(jù)與外部數(shù)字主機(jī)接口以對(duì)此數(shù)據(jù)執(zhí)行應(yīng)用相關(guān)
2023-06-16 10:19:22989

CTSD精密ADC:為信號(hào)鏈設(shè)計(jì)人員介紹CTSD架構(gòu)

是更直觀地了解精密CTSD ADC內(nèi)在優(yōu)勢(shì)的背后原因。首先,我們將概述一種逐步構(gòu)建CTSD調(diào)制器環(huán)路的方法,首先采用常見(jiàn)的閉環(huán)反相放大器配置,然后與ADC和DAC組合在一起。最后,我們將評(píng)估所構(gòu)建電路的基本∑-Δ功能。
2023-06-16 10:21:59570

CTSD精密ADC:實(shí)現(xiàn)固有混疊抑制

、易于使用的無(wú)混疊精密ADC,可提供簡(jiǎn)單、緊湊的信號(hào)鏈解決方案。 第2部分信號(hào)鏈設(shè)計(jì)人員介紹了CTSD技術(shù)。本文比較了現(xiàn)有精密ADC架構(gòu)的混疊抑制解決方案背后的設(shè)計(jì)復(fù)雜性。我們將闡述一個(gè)理論,以此
2023-06-16 10:23:17368

CTSD精密ADC輕松驅(qū)動(dòng)ADC輸入基準(zhǔn)電壓源,簡(jiǎn)化信號(hào)鏈設(shè)計(jì)

本文重點(diǎn)介紹新型連續(xù)時(shí)間Sigma-Delta (CTSD)精密ADC最重要的架構(gòu)特性之一:輕松驅(qū)動(dòng)阻性輸入基準(zhǔn)電壓源。實(shí)現(xiàn)最佳信號(hào)鏈性能的關(guān)鍵是確保其與ADC接口時(shí)輸入源或基準(zhǔn)電壓源本身不被破壞
2023-06-16 10:24:42869

如何改進(jìn)精密ADC信號(hào)鏈設(shè)計(jì)

精密ADC信號(hào)鏈設(shè)計(jì)是現(xiàn)代電子系統(tǒng)中非常重要的一部分,它能夠?qū)⒛M信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),以便在數(shù)字處理器中進(jìn)行數(shù)字信號(hào)處理。在設(shè)計(jì)精密ADC信號(hào)鏈時(shí),有許多因素需要考慮,例如信噪比、線性度、功耗、速度等。本文將介紹如何改進(jìn)精密ADC信號(hào)鏈設(shè)計(jì),以提高其性能和可靠性。
2023-06-18 09:33:20643

ADC驅(qū)動(dòng)器中運(yùn)放設(shè)計(jì)淺析

部分ADC均需要輸入信號(hào)具有一定的驅(qū)動(dòng)能力,以滿(mǎn)足ADC內(nèi)部采樣電路的建立要求。然而在很多應(yīng)用場(chǎng)景,類(lèi)如傳感器前端等,輸入信號(hào)驅(qū)動(dòng)能力極弱,因此需要在輸入信號(hào)ADC之間使用Buffer來(lái)提供ADC需要的驅(qū)動(dòng)能力。
2023-06-18 15:35:16992

實(shí)例分享丨真雙極性輸入、全差分輸出ADC驅(qū)動(dòng)器設(shè)計(jì)

了兩級(jí)信號(hào)調(diào)理,它能調(diào)整差分雙極性±10 V輸入信號(hào),并將其轉(zhuǎn)換為 ADC所需的共模電平為 2.048 V的全差分±4.096 V信號(hào)。設(shè)計(jì)目標(biāo)是實(shí)現(xiàn)上述調(diào)理,同時(shí)不降低ADC的噪聲和失真性能。ADC 驅(qū)動(dòng)器需要的電源電壓通常超過(guò) ADC輸入范圍,從而為輸入
2023-07-07 18:40:03531

已全部加載完成